طراحی آپ-امپ با افست پایین و بهره بالا درمبدل آنالوگ به دیجیتال سیکلیک دوازده بیتی جهت سنسور تصویر CMOS
محورهای موضوعی : مهندسی الکترونیکاصغر ابراهیمی 1 , مینا شیرالی 2
1 - عضو هیات علمی دانشگاه آزاد اسلامی
2 - دانشگاه آزاد اسلامی واحد بوشهر ، گروه برق الکترونیک ، بوشهر ، ایران
کلید واژه: مبدل آنالوگ به دیجیتال سیکلیک, SFDR SNDR, Analog to Digital Cyclic Converter,
چکیده مقاله :
در این مقاله یک مبدل آنالوگ به دیجیتال سیکلیک دوازده بیتی با سرعت و دقت بالا و در این حال توان پایین پیشنهاد شده است.CIS . ها به رنج دینامیکی وسیع و سرعت بالا و دقت بالا نیازمند است که در این مقاله پیشنهاد شده است.در نهایت این مدار با نرم افزار HSPICE شبیه سازی شد و نتایج قابل قبولی بدست آمده است.این مدار به ولتاژ3.3 نیاز دارد و در تکنولوژی 0.35 میباشد.توان مصرفی 11 میلی وات وSFDR معادل 66 دسی بل و THDمعادل2 -و SNDRمعادل 40 دی بی است.سنورهای CIS بهبود یافته با سه تزانزسیتور وADC سیلیک 12بیتی ستون موازی دارای 5/19 بیت رنج دینامیکی دیجیتال و همچنین دارای انعطاف پذیری بالا برای تنظیمات شرایط متفاوت عکس برداری است .
In this paper, an analog-to-digital twelve-bit cyclic converter with high speed and accuracy and yet low power is proposed. Requires a wide dynamic range and high speed and high accuracy, which is suggested in this article. Finally, this circuit was simulated with HSPICE software and acceptable results were obtained. This circuit requires a voltage of 3.3 and in The technology is 0.35. The power consumption is 11 mW and the SFDR is 66 dB and the THD is 2 - and the SNDR is 40 dB. Shooting for different setting conditions.
_||_