طراحی و شبیه سازی یک مبدل آنالوگ به دیجیتال سیلیک مد جریان با ERROR CORRECTION
محورهای موضوعی : مهندسی الکترونیکاصغر ابراهیمی 1 , مینا شیرالی 2
1 - عضو هیات علمی دانشگاه آزاد اسلامی
2 - دانشگاه آزاد اسلامی بوشهر، بوشهر، ایران
کلید واژه: HSPICE, SFDR, ADC سیلیک, تصحیح خطای دیجیتال, ADC Silica, Digital Error Correction,
چکیده مقاله :
یک ADC سیلیک جدید با تصحیح خطای دیجیتال ارائه شده است تا خطای خطی که توسط مقایسه کننده غیر دقیق و افست S/H بوجود می آید را کاهش دهد. عملکرد مدار مد جریان متعادل ولتاژ پایین جدید در نمونه و نگه داری ٬تقویت سیگنال و تابع مقایسه جریان توسعه یافته تا تشخیص دهد یک سیلیک ADC مد جریان سیلیک با منبع تغذیه5/1ولت چگونه کار میکند.نتایج با Hspice نشان داده شده تاADC در نرخ تبدیل 10n/s و تلفات توان کمتر از 2 میلی وات را به ارمغان آورد. در این شبیه سازی SFDR برابر 60دی بی و ENOB معادل 8 است که تقریبا مقادیر قابل قبولی هستند.
A new silicon ADC with digital error correction is introduced to reduce the linear error caused by inaccurate comparators and S / H offset. The operation of the new low voltage balanced current mode circuit in sampling and maintenance, signal amplification and current comparison function has been developed to detect how a silicon ADC silicon current mode with 1.5 V power supply works. Results are shown with Hspice to bring ADC at conversion rates of 10n / s and power losses of less than 2mW. In this simulation, SFDR is equal to 60 dB and ENOB is equal to 8, which are almost acceptable values.
_||_