

# **Technovations of Electrical Engineering in Green Energy System**

**Research Article (2025) 3(4):1-17**

## **Design and Simulation of a Low-Power Static Random-Access Memory (SRAM) Cell based on FinFET Transistor**

Fatemeh Zolfaghari Sichani<sup>1</sup>, *M.Sc Student*, Mohammad Rouhollah Yazdani<sup>1</sup>, Associate Professor, Atefeh Salimi<sup>1</sup>, *Assistant Professor*, Maryam Monemian<sup>2</sup>, *Assistant Professor* 

*<sup>1</sup> Department of Electrical Engineering, Isfahan (Khorasgan) Branch, Islamic Azad University, Isfahan, Iran <sup>2</sup> Medical image and signal processing research center, Isfahan University of medical sciences, Isfahan, Iran*

## **Abstract :**

Fin field-effect transistors (FinFETs) are good alternatives to conventional metal-oxide-semiconductor fieldeffect transistors (MOSFETs) because of their potential for controlling the effects of short channel, leakage current, propagation delay and power loss. Since SRAMs occupy most of the advanced processors' space, main power consumption in these processors is attributed to these memories. In a common 6-transistor static random access memory (6T SRAM) cell, the capacitors of both bit lines must be charged and discharged when reading and writing tasks are performed. Thus, most of the power consumption is related to this mechanism. In this paper, 7-Transistor static random-access memory (7T SRAM) cell is proposed that is able to write using one of the bit lines. The results of simulation using HSPICE software and in 32 nm technology show that the power consumption of this cell during write operation when the value "0" is stored in the cell is at most 98.6% and it has decreased by 99.8% when the value "1" is present in the cell. Also, the amount of Static Noise Margin (SNM) in standby and cell reading modes is equal to 0.2025 and 0.2011 volts respectively.

**Keywords:** Static memory cell, Random-access, FinFET transistor, Power consumption.

**Received:** 14 February 2023 **Revised:** 05 April 2023 **Accepted:** 08 June 2023 **Corresponding Author:** Dr. Mohamad Rouhollah Yazdani, m.yazdani@khuisf.ac.ir DOI: 10.30486/TEEGES.2024.904827 $\circ$   $\circ$ 









شبیه سازی سلول حافظه دسترسی تصادفی ایستا با توان مصرفی پایین مبتنی بر ترانزیستور فین فت ی سلول حافظه دسترسی تصادفی ایستا با توان مصرفی پایین مبتنی بر ترانزیستور فین فت

**طراحی و شبیه سازی سلول حافظه دسترس ی تصادفی ایستا با توان مصرف ی پایین مبتن ی بر ترانزیستور فینفت** 

فاطمه ذوالفقاری سیچانی *'، دانشجوی کارشناسی ارشد*، محمد روح اله یزدانی <sup>י</sup>، *دانشیار*، عاطفه سلیمی <sup>י</sup>، *استادیار* ، مريم منعميان<sup>٢</sup>، *استاديار* -۱ دانشکده مهندسی برق، واحد اصفهان )خوراسگان(، دانشگاه آزاد اسالمی، خوراسگان، اصفهان، ایران -2 مرکز تحقیقات پردازش تصویر و سیگنال پزشکی، دانشگاه علوم پزشکی اصفهان، اصفهان، ایران

**چكیده :** ترانزیستور های اثر میدان )فین فت( به دلیل توانایی بالقوه در کنترل اثرات کانال کوتاه، جریان نشتی، تاخیر انتشار و اتالف توان، جایگزین مناسبی برای ترانزیستورهای معمولی فلزی-اکسید-نیمه هادی (ماسفت) میباشند. با توجه به اینکه حافظههای ایستا با دستیابی تصادفی، بیشترین فضای پردازندههای پیشرفته را اشغال میکنند، لذا عمده مصرف توان این پردازندهها به این حافظهها اختصاص مییابد. در سلول حافظه ایستا 6 ترانزیستوری رایج، هنگام خواندن و نوشتن، خازنهای مربوط به خطوط بیت هردو بای د بارگیری و تخلیه شوند. بنابراین قسمت عمدهای از مصرف توان، مربوط به این سازوکار میباشد. در این تحقیق یک سلول حافظه 7 ترانزیستوری با استفاده از ترانزیستورهای فینفت با قابلیت نوشتن با استفاده از یکی از خطوط بیت پیشنهاد شدهاست. نتایج شیبهسازی با استفاده از نرمافزار اچ اسپایس و در فناوری ۳2 نانومتر نشان میدهد که مصرف توان این سلول در هنگام نوشتن زمانی که در سلول مقدار "۰" ذخیره شدهاست، حداکثر به میزان 98/6% و هنگامی که در سلول مقدار "۱" وجود دارد، به میزان 99/8% کاهش داشتهاست. همچنین میزان حاشیه امنیت در برابر نویز در حالتهای آمادهبهکار و خواندن سلول به ترتیب برابر با ۰/2۰25 و ۰/2۰۱۱ ولت میباشد.

**واژه های كلیدی:** سلول حافظه ایستا، دسترسی تصادف ی، ترانزیستور فینفت، مصرف توان.

**تاریخ ارسال مقاله:** ۱۴۰۱/۱۱/25 **تاریخ بازنگری مقاله:** ۱۴۰2/۰۱/۱6 **تاریخ پذیرش مقاله:** ۱۴۰2/۰۳/۱8 **نویسندهی مسئول**: دکتر محمد روح اله یزدانی ، m.yazdani@khuisf.ac.ir DOI: 10.30486/TEEGES.2024.904827





**-1 مقدمه**

با توسعه فناوری ساخت مدارهای مجتمع در دو دهه اخیر، کوچکتر شدن ابعاد در صنایع الکترونیک رشد چشمگیری داشته است. به عنوان مثال در زندگی امروزی دستگاههای الکترونیکی قابل حمل مانند گوشیهای تلفن همراه هوشمند، کامپیوترهای کیفی و بسیاری موارد دیگر به بخش کلیدی در زندگی ما تبدیل شــدهاند. با کوچکـســـازی و بهبود عملکرد در ادوات CMOS'، مصـــرف بهینه انرژی مدارهای الکتریکی به یکی از مقولههای مهم تبدیل شدهاست [۱].

حافظههای ایستا با دستیابی تصادفی<sup>۲</sup> به طور گستردهای بر روی اکثر تراشهها به عنوان حافظه موقت مورد استفاده قرار میگیرند و از مهمترین اجزای ریز پردازنده و سـامانههای روی تراشـه<sup>۳</sup> میباشـد و به عنوان یک واحد ضـروری در بسـیاری از کاربردهای دسـتگاههای مقیاس بزرگ<sup>؛</sup> به کار برده میشــوند [۲]. از طرف دیگر این حافظهها بیش از ۸۰٪ از فضــای پردازندههای پیشــرفته را اشــغال کرده و بنابراین بیش از ۶۰٪ از مصرف توان این پردازندهها به این نوع از حافظه اختصاص مییابد [۳]. ترانریسـتورهای اثر میدان (فینفت<sup>۵</sup>) به دلیل کاهش اثر کانال کوتاه $^{\circ}$  جایگزین بسیار مناسبی برای ادوات CMOS هستند. برای عملکرد بهتر میتوان از ترانزیستور فینفت با فناوری دو گیت اسعتفاده کرد، که در این صعورت به منظور کنترل جریان نشتی و مصرف توات پایینتر، هر دو گیت بطور مستقل کنترل میشـوند [۴]. به دلیل بهبود دو مشـخصـه مصـرف توان و فضـای اشـغال کمتر، راه حلهایی در سـطح طراحی سـلول و اسـتفاده از ترانزیستورهای جدید پ یشنهاد شدهاست.

در تحقیق [۵] یک سلول حافظه ایستا با دستیابی تصادفی ۸ ترانزیستوری تفاضلی<sup>۷</sup> پیشنهاد شدهاست. در این سلول، مسیر خواندن داده، به صـورت مجزا از مسـیر نوشـتن در نظر گرفتهشـده که این طراحی باعث افزایش حاشـیه امنیت نویز^ گردیدهاسـت. همچنین بر خلاف سلول حافظه ایستا با دستیابی تصادفی ۶ ترانزیستوری معمولی، حاشیه امنیت نویز خواندن<sup>۹</sup> و حاشیه امنیت نویز نگهداری<sup>۱۰</sup> در ین سلول پیشنهادی تقریبا برابر است. از مشکلات این سلول میتوان به پایین بودن حاشیه امنیت در حالت نوشتن ۱٬۱ تداخل داده در حالت خواندن و بالا بودن زمان نوشــتن اشــاره کرد. به منظور برطرف کردن پایین بودن حاشــیه امنیت نویز ســلول حافظه در حالت نوشتن، در [۶] یک سلول حافظه ایستا با دستیابی تصادفی ۷ ترانزیستوری برای کاهش ضریب فاکتور فعالیت<sup>۱۲</sup> تخلیه<sup>۱۳</sup> در جفت خط بیت هنگام عملیات نوشـتن طراحی شـده اسـت. اندازه ترانزیسـتورها در سـلول بهینه بهگونهای انتخاب شـدهاسـت که عملیات خواندن و نوشتن پایدار را تضمین کرده و نیز با حفظ تأخیر خواندن و نوشتن، حاشیه نویز ایستا را هم در مقدار قابل قبولی حفظ خواهدکرد. در این تحقیق، نتایج در یک فناوری CMOS ۰/۱8 میکرومتر در دمای اتاق و برای ولتاژ تغذیه ۱/8 ولت به دسعت آمده اسعت. هم چنین به منظور کاهش جریان نشـتی سـلول حافظه در [۷] سـلول حافظه ایسـتا با دسـتیابی تصـادفی ۹ ترانزیسـتوری با قابلیت بازخورد<sup>۱۴</sup> در تغذیه جهت بهبود جریان نشتی پیادهسازی شدهاست. در واقع این سلول اصلاح شده سلول حافظه ۸ ترانزیستوری تفاضلی در [۵]، که در بالا به آن اشاره شد، میباشد. در سلول پیشنهادی، از روش منبع تغذیه گیت شده°<sup>۱</sup> برای کاهش جریان نشتی استفاده شدهاست. در این روش یک ترانزیســتور PMOS° به عنوان بازخورد منبع تغذیه در نظر گرفتهشــده، که باعث کاهش جریان نشــتی در حالت آمادهبهکار<sup>۱۷</sup> سـلول گردیدهاسـت. تداخل داده در زمان خواندن اطلاعات از معایب این سـلول پیشـنهادی میباشـد. برای دسـتیابی به عملکرد بالا و مصرف توان پایین یک سلول حافظه ایستا با دستیابی تصادفی ۷ ترانزیستوری در تحقیق [۸] طراحی شدهاست. در این طراحی از ترانزیســـتورهای با ولتاژ آســـتانه^٬ پائین و ولتاژ آســـتانه بالا بههمراه دو ویژگی متفاوت در ولتاژ آســـتانه و همچنین یک ترانزیسـتور انتهایی برای کاهش جریان نشـتی اسـتفاده شـدهاسـت. در این سـلول ویژگیهای خواندن و نوشـتن با تنظیم ولتاژ آسـتانه ترانزیستورهای دسترسی، راهانداز و بار بهبود یافتهاست. همچنین سلول پیشنهادی توان ایستا و پویا را کاهش میدهد اما برای عملیات نوشـتن نیاز به مدار کمکی دارد. لذا برای غلبه بر مشـکل عدم پایداری سـلول در حالت نوشـتن و خواندن، یک سـلول حافظه ایسـتا با دستیابی تصادفی ۵ ترانزیستوری نامتقارن در پژوهش [۹] پیادهسازی شدهاست. برای طراحی این سلول ترانزیستورهای با ولتاژ آستانه پایین، اسـتاندارد و بالا درنظر گرفته شـدهاسـت که عملکرد سـلول در حالت آمادهبهکار را افزایش میدهد. بنابراین اسـتفاده از این روش مصـرف انرژی ایسـتا و زمان دسـترسـی را بهبود بخشـیدهاسـت. همچنین در [۱۰] یک سـلول حافظه ۶ ترانزیسـتوری متعارف طراحی شدهاست که شـامل دو معکوس کننده متقابل و دو ترانزیسـتور NMOS°۱ به منظور دسـترسـی به سـلول در هنگام عملیات خواندن و نوشــتن در هر دو طرف گرههای ذخیرهســازی میباشــد. برای یک عمیات نوشــتن پایدار لازم اســت که یکی از خطوط بیت به "۱" و دیگری به "۰" تنظیم شـوند. در این سـلول در هنگام عملیات نوشـتن احتمال تخلیه شـدن خط بیتی که برابر مقدار "۱" اسـت، وجود





دارد. به این معنا که در سعلول 6 ترانزیسعتوری متعارف، فاکتور فعالیت در مصعرف توان در هنگام سعوئیچ کردن خطوط بیت برابر با "۱" مے باشد.

به طور کلی، به منظور رفع مشـــکلات ذکر شـــده، برای فناوریهای زیر ۳۲ نانومتر، فینفتها به عنوان بهترین جایگزین ممکن برای فناوری CMOS پیشنهاد میشوند. یکی از مهمترین مشخصههای ترانزیستور فینفت این است که بایاس گیت جلو و عقب ترانزیستور جهت کنترل جریان و ولتاژ آسعتانه، متفاوت تعریف میشعود. اسعتفاده از این مشعخصعه در طراحی سعلول حافظه باعث کاهش توان پویا در حین عملیات نوشــتن و افزایش حاشــیه امنیت نویز شــدهاســت. جهت دســتیابی به این منظور، در کار [۱۱] یک ســاختار ســلول ۸ ترانزیستوری با استفاده از فناوری فینفت با گیت مستقل با پیشنهاد داده شدهاست. در این تحقیق مشخصههای دو سلول حافظه ۶ ترانزیسعتوری و 8 ترانزیسعتوری در فناوری ۳2 نانومتر مورد بررسعی قرارگرفتهاسعت. با اسعتفاده از سعلول جدید 8 ترانزیسعتوری مبتنی بر فینفت، مصـرف توان حدود ۴۸٪ کاهش و حاشـیه امنیت نویز نسـبت به سـلول حافظه ۶ ترانزیسـتوری معمولی به میزان ۵۶٪ افزایش یافتهاسعت. از ایرادات این مدار میتوان به پایین بودن حاشعیه امنیت نویز در حالت نوشعتن، اختالل در حالت خواندن و تاخیر نوشعتن نسبتا بالا اشاره کرد. بررسی ساختار و عملکرد یک سلول حافظه ایستا با دستیابی تصادفی ۶ ترانزیستوری متعارف مبتنی بر ترانزیستور فینفت در [۱۲] نشان میدهد که این سلول، به دلیل تقسیم ولتاژ بین ترانزیستورهای راه انداز و ترانریستورهای دسترسی، از اختلال ۲<sup>۱</sup> خواندن ذاتی در ولتاژ پایین رنج میبرد. علاوه بر این، محدودیت شدید در اندازه ترانزیستور دسترسی و ترانزیستور راهانداز باعث کاهش توانایی سلول در نوشتن، خواندن و حفظ پایداری سلول شدهاست. همچنین سلول دارای جریان نشتی بالایی است که عملکرد آن را تحت تاثیر قرار میدهد.

برای رفع این مشعکالت به نظر میرسعد سعلول حافظه طراحی شعده در پژوهش [۱۳] جایگزین مناسعبی باشعد. در این طراحی یک سعلول حافظه ایسـتا با دسـتیابی تصـادفی ۶ ترانزیسـتوری با اسـتفاده از فناوری فینفت با گیت مسـتقل برای کاهش همزمان مصـرف توان در حالت فعال<sup>۲۲</sup> و حالت آمادهبهکار طراحی گردیدهاست که مصرف توان، فضای اشغالی و تاخیر کمتری نسبت به بقیه حالتها دارد. در این تحقیق جریان نشـتی و مصـرف انرژی ترانزیسـتور فینفت با گیت مسـتقل با مدل گیت متصـل مقایسـه شـدهاسـت. علاوه بر این، تکنیکهای کاهش جریان نشـتی نیز به کار گرفته شـدهاسـت. همچنین به بررسـی ترانزیسـتور فینفت با دو گیت مسـتقل پرداخته شدهاست و در سلول حافظه ایستا با دستیابی تصادفی از آن استفاده کردهاست. در این سلول پیشنهادی جریان نشتی کاهش و پایداری اطالعات افزایش یافتهاست. از معایب این طراحی میتوان به این نکته اشاره کرد که سلول در ولتاژهای پایین به دلیل اختالف ولتاژ بین ترانزیسـتورهای دسـترسـی و ترانزیسـتورهای راهانداز، در خواندن داده دچار اختلال میشـود. علاوه بر این، محدودیت شـدید در اندازه ترانزیستور دسترسی، ترانزیستور راهانداز و ترانزیستور بار وجود دارد. جهت برطرف کردن مشکل عدم پایداری سلول، در مرجع [۱۴] یک سلول حافظه ایستا با دستیابی تصادفی ۹ ترانزیستوری جدید به صورت کاملا تفاضلی<sup>۲۲</sup> با استفاده از ترانزیستورهای فینفت برای افزایش پایداری اطلاعات و بالا بردن حاشیه امنیت خواندن و نوشتن، پیشنهاد شدهاست. بههمین منظور ترانزیستورهای PMOS برای دسترسی به دادهها در حین عملیات خواندن، به سلول حافظه اضافه شدهاست. این دو ترانزیستور PMOS با ترانزیستورهای دسترسی NMOS به صـورت موازی قرارگرفته و از خطوط کنترلی مجزا برای بازخوانی اطلاعات اسـتفاده میکنند. این سـلول پیشـنهادی دارای حاشیه امنیت نوشتن پایین در ولتاژ زیر آستانه میباشد. در این راستا، در [۱5] سلولهای حافظه 6 ترانزیستوری مبتنی بر CMOS و فینفت در فناوری 22 نانومتری طراحی و تحلیل شعدهاسعت و معیارهای عملکرد سعلولهای حافظه ایسعتا با دسعتیابی تصعادفی مقایسعه گردیدهاست. از این طراحی استنباط میشود که هر دو مدار، حاشیه امنیت نویز پایداری را در منبع تغذیه یک ولت ارائه میدهند، ولی سلول حافظه ایسـتا با دسـتیابی تصـادفی مبتنی بر فینفت به دلیل تحمل تنوع بالای فرآیند، عملکرد خواندن و نوشـتن عالیتری دارد. تجزیه و تحلیل عملکرد نشان میدهد که سلول حافظه ۶ ترانزیستوری مبتنی بر فینفت قدرت نشتی را در مقایسه با سلول حافظه ۶ ترانزیستوری معمولی کاهش میدهد و تاخیر در هر دو عملیات نوشتن و خواندن بهطور قابل توجهی کاهش مییابد. همچنین با تجزیه و تحلیل مقادیر حاشیه امنیت نویز مربوطه هر دو سلول حافظه ایستا با دستیابی تصادفی، اندازهگیری میشود که پایداری سلول حافظه 6 ترانزیسعتوری مبتنی بر فینفت در برابر نویز سعاکن تحت عملیات خواندن به طور قابلتوجهی افزایش مییابد. بنابراین این طرحها تا حد زیادی ثبات نوشـتن و خواندن سـلولهای حافظه ۶ ترانزیسـتوری را اسـتنباط میکنند و میتوان از آن برای سـاخت یک پیکربندی آرایه سعلول حافظه ایسعتا با دسعتیابی تصعادفی به صعورت n بیتی اسعتفادهکرد. نتایج شعبیهسعازی نشعان داد که سعلول حافظه ایسعتا با دستیابی تصادفی مبتنی بر فینفت در مقایسه با سلول حافظه مبتنی بر CMOS تحمل بهتری نسبت به نویز ایستا دارد.





در این مقاله سلول حافظه ایستا با دستیابی تصادفی ۷ ترانزیستوری مشابه با ساختار پیشنهادی در [۶] ارائه شدهاست. در تحقیق [۶] سلول حافظه پیشنهادی با استفاده از ترانزیستورهای CMOS و تکنولوژی ۱8 میکرومتر طراحی شدهاست. در این کار از ترانزیستورهای فینفت با دو گیت مستقل<sup>۲۶</sup> به جای ترانزیستورهای CMOS متعارف استفاده شدهاست. در سلول حافظه ۷ ترانزیستوری پیشنهادی**،** فاکتور فعالیت خطوط بیت در طول عملیات نوشـــتن کاهش یافته و به تبع آن مصـــرف توان نیز کاهش مییلبد. طراحی این ســـلول بهگونهای اسـت که عملیات خواندن و نوشـتن درون سـلول با بازخورد مثبت را تضـمین میکند. شـبیه سـازی با اسـتفاده از نرمافزار در فناوری ۳2 نانومتر و با منبع تغذیه ۰/9 ولت انجام گردیدهاست. <sup>25</sup> اچاسپایس

در قسمت دوم مقاله نحوه عملکرد سلول حافظه ایستا با دستیابی تصادفی ۷ ترانزیستوری پیشنهادی به هنگام خواندن و نوشتن توضیح داده شدهاست. همچنین میزان مصرف توان و جریان نشتی در این سلول پیشنهادی بررسی میگردد. در قسمت سوم مقاله پایداری سلول حافظه ۷ ترانزیستوری بررسی میشود. به همین منظور حاشیه امنیت نویز در سلول پیشنهادی و تاثیر اندازه ترانزیستورها بر آن اندازهگیری و تحلیل میشود. نتایج حاصل از این مطالعه در قسمت چهارم ارائه میشود.

**-2 سلول حافظه ا یستا با دست یابی تصادفی 7 ترانز یستوری پیشنهادی** 

به منظور طراحی بهینه سـلول حافظه مبتنی بر ترانزیسـتور فینفت، طول گیت در شـبیهسـازی ۳۲ نانومتر و عرض آن برابر ۸۰ نانومتر درنظر گرفته شده است. سایر مشخصات ترانزیستور در جدول (۱) آورده شده است. تمامی شبیهسازیها در نرمافزار اچاسپایس انجام شدهاند.

|                                         | جدول (۱): مشخصات ترانزیستور فینفت استفاده شده در شبیهسازی |  |  |
|-----------------------------------------|-----------------------------------------------------------|--|--|
| مشخصه                                   | مقدا,                                                     |  |  |
| طول گیت <sup>۲۶</sup> (نانومتر)         | ۳۲                                                        |  |  |
| عرض كانال گيت <sup>۲۷</sup> (نانومتر)   | ۸۰                                                        |  |  |
| منبع تغديه (ولت)                        | $\cdot$ /9                                                |  |  |
| ضخامت اکسید گیت <sup>۲۸</sup> (نانومتر) | $1/\mathfrak{f}$                                          |  |  |
| ولتاژ آستانه ترانزیستور NMOS (ولت)      | .79                                                       |  |  |
| ولتاژ آستانه ترانزیستور PMOS (ولت)      | $-170$                                                    |  |  |

در سـلول حافظه پیشـنهادی ۷ ترانزیسـتوری، مطابق با شـکل (۱) یک ترانزیسـتور NMOS دوگیتی در مسـیر بازخورد بین دو معکوس کننده اضعافه شعدهاسعت. قطع و وصعل شعدن مسعیر بازخورد به روشعن یا خاموش بودن ترانزیسعتور *5N* بسعتگی دارد و عملیات نوشعتن در سلول تنها از طریق خط *BLB* انجام میشود.



شکل (۱): سلول حافظه ایستا با دستیابی تصادفی ۷ ترانزیستوری پیشنهادی با استفاده از ترانزیستورهای فینفت







## **-1-2 عملیات نوشتن**

احی و شبیه سازی سلول حافظه دسترسی تصادفی ایستا با توان مصرفی پایین مبتنبی بر ترانزیستور فین فت

ی سلول حافظه دسترسی تصادفی ایستا با توان مصرفی پایین مبتنی بر ترانزیستور فین فت

 شده، ترانزیستور *4N* خاموش <sup>29</sup> در عملیات نوشتن در سلول حافظه 7 ترانزیستور ی پ یشنهادی، ابتدا خط *BLB* تا میزان *VDD* بارگیری و ترانزیستور *N3* روشن میشود. ترانزیستور *N5* نیز خاموش میگردد تا مسیر بازخورد دو معکوس کننده قطع شده و سلول پیشنهادی همانطور که در شکل (۲) نشان داده شدهاست، مانند دو معکوس کننده پشت سرهم عمل میکند.



**شكل )2(: سلول 7 ترانزیستوری پی شنهادی در حین عملیات نوشتن** 

هنگام خواندن از سلول پ یشنهادی ، خط *BLB* تا میزان "۰" تخلیه م یشود. بنابراین گره *2Q* مقدار "۰" را در خود دارد که باعث روشن شدن ترانزیستور *2P* و "۱" شدن گره *Q* م یگردد. س س ترانزیستور *1N* روشن شده و مقدار "۰" در گره *QB*، و "۱" در گره *Q* ذخیره میگردد. در پای ان عملیات نوشتن، ترانزیستور *3N* خاموش و *5N* روشن میشود تا ارتباط بین دو معکوس کننده مجددا برقرار شده و پای داری داده ذخیره شده حفظ شود.

برای نوشتن مقدار "۰" در سلول، ابتدا خط *BLB* تا *VDD* بارگزاری شده و ترانزیستور های *4N* و *5N* مطابق شکل )۳( خاموش میشوند. با روشن شدن ترانزیستور *2N*، مقدار "۰" در گره *Q* و با روشن شدن ترانزیستور *1P*، مقدار "۱" در گره *QB* ذخیره میشود. در عملیات ذخیرهسازی "۱"، خط BLB تخلیه میشود و میزان توان مصرفی سلول پیشنهادی در مقایسه با سلول حافظه ۶ ترانزیستوری تفاوت چندانی ندارد. برای ذخیرهسازی "۰"، نیازی به تخلیه شدن خط *BLB* نیست و بنابراین فاکتور فعالی ت تخلیه شدن خط *BLB* کمتر از یک خواهد بود و به تخلیه در عملیات نوشتن "۱" بستگی دارد.



**شكل )3(: مسیر نوشتن در سلول پیشنهادی** 

#### **-2-2 عملیات خواندن**

در عملیات خواندن از سععلول پ یشععنهادی، خطوط *BL* و *BLB* تا مقدار *VDD* بارگزاری شععده و هر دو سععیگنال *WL* و *R* روشععن و ترانزیســتور *N*5 نیز روشــن می شــود. اگر در گره Q مقدار "۰" ذخیره شــدهباشــد، مســیر خواندن مطابق شــکل (۴-الف) از طریق ترانزیسعتورهای *2N* و *4N* برقرار میشعود. اگر گره *Q* مقدار "۱" را در خود ذخیره کردهباشعد، خواندن مطابق شعکل )-۴ب( از طریق سعه ترانزیستور *3N*، *5N* و *1N* که به صورت سری با یکدیگر قرارگرفتهاند انجام میشود.





**جدول ) 2(: مقایسه مصرف توان نوشتن برای حالتهای مختلف داده در سلول حافظه 7 ترانزیستوری پیشنهادی و سلول حافظه 6 ترانزیستوری متعارف**

| _____                     |                           |                           |                            |
|---------------------------|---------------------------|---------------------------|----------------------------|
| وضعیت بیت در عملیات       | مصرف توان در سلول حافظه ۶ | مصرف توان در سلول حافظه ۷ | كاهش مصرف توان             |
| نوشتن                     | ترانزیستوری (میکرووات)    | ترانزیستوری (میکرووات)    | $\left(\frac{1}{2}\right)$ |
| $\cdot \rightarrow \cdot$ | YY/YF                     | .7577                     | $9\lambda/3$               |
| $\cdot \rightarrow \cdot$ | Y9/Y9                     | 1/15.5                    | 9A/F                       |
| ーハ                        | ۱۸۴                       | .77779V                   | 99/                        |
| ı→.                       | 93149                     | .119977                   | 9918                       |

### **-3-2 مصرف توان**

در سلول حافظه 7 ترانزیستوری پیشنهادی از یک ترانزیستور NMOS بین دو معکوسکننده استفاده شدهاست. در این سلول عملیات نوشتن از طریق یکی از خطوط بیت انجام میگیرد. لذا هنگامی که باید مقدار "۰" در سلول نوشته شود، خط *BLB* به مقدار "۱" بارگزاری میشود و از خط *BL* استفاده نمیگردد. بهطور مشابه هنگامی که باید مقدار "۱" در سلول نوشته شود، خط *BLB* به مقدار "۰" تخلیه میگردد و از خط *BL* استفاده نمیشود. این موضوع باعث میشود فقط هنگام نوشتن مقدار "۰" درون سلول، خط *BLB* بارگزاری گردد. لذا ضریب فعالیت سوئیچینگ خطوط بیت این سلول کاسته شده و میزان مصرف توان آن بسیار کاهش مییابد. بنابراین میزان مصرف توان پویا در مدار پیشنهادی به علت فرآیند نوشتن یک طرفه به طور ذاتی کاهش یافتهاست. در جدول )2( میزان مصرف توان سلول حافظه 7 ترانزیستوری پیشنهادی با سلول 6 ترانزیستوری متعارف توسط نرمافزار اچاس پایس محاسبه و با یکدیگر مقایسه شدهاند. همینطور که مشاهده میشود میزان توان مصرفی سلول پیشنهادی در عملیات نوشتن، زمانی که در سلول مقدار "۰" ذخیره شدهاست و مقدار "۱" در آن نوشته میشود به میزان 98/6% و هنگامی که در سلول مقدار "۱" وجود دارد و مقدار "۰" یا "۱" در آن نوشته میشود به میزان 99/8% کاهش داشتهاست.

جدول (۳) نتایج مقایسهی میزان مصرف توان در عملیات نوشتن سلول پیشنهادی با چندین سلول حافظه ایستا در مقالات دیگر را نشان میدهد. با توجه به جدول، کمترین میزان مصرف توان مربوط به تحقیق [25] میباشد که مقدار 2/۱ میکرووات در ولتاژ تغذیه ۱/65 ولت گزارش شدهاست. در این کار، با استفاده از تکنیک کنترل منبع تغذیه گیتشده ، میزان توان مصرفی سلول ۱۰ ترانزیستوری دیفرانسیلی کاهش یافته است. در [۱6] چندین روش برای طراحی سلول حافظه در ولتاژ زیر ناحیه آستانه با فناوری ۱۳۰ نانومتر و با منبع تغذیه ۰/۲ ولت بیان گردیدهاست. با استفاده از روش اثر کانال کوتاه معکوس<sup>.۳</sup> میزان مصرف توان در سلول حافظه ۶ ترانزیستوری متعارف ۹/۲۳۴ میکرووات محاسبه شدهاست. در [۱۷] به منظور کاهش مصرف توان ترانزیستور تکپایانی۳۱ جهت طراحی سلول حافظه بهکار گرفته شدهاست و میزان مصرف توان برابر 7/۱78 میکرو وات اندازهگیری شدهاست.









پژوهش [۱۸] در طراحی سلول حافظه از زمین شناور <sup>۳۲</sup> استفاده کردهاست که در آن توان برابر با ۶/۹۲۴ میکرووات بدستآمدهاست. در [۲۱] سلول حافظه با استفاده از مقاومت حافظهدار™ طراحی و مورد بررسی قرار گرفتهاست که در آن مصرف توان ۶/۱۵۸ میکرووات اندازهگیری شدهاست. در [29] سلول حافظه 6 ترانزیستوری در دو فناوری 65 نانومتر و ۱2۰ نانومتر با منبع تغذیه ۱/2 ولت بررسی و مقایسهشدهاند که طی آن مصرف توان سلول حافظه در فناوری 65 نانومتر به میزان قابل توجهی کاهش یافتهاست. در روش پیشنهادی بیشترین میزان مصرف توان در حالت نوشتن مقدار ۱/۱2۰۳ میکرووات میباشد که در مقایسه با سایر کارها بهبود داشتهاست.

## **-4-2 جریان نشتی**

جریان نشتی در فناوریهای نانومتری دارای چندین مؤلفه هستند که مهمترین آنها جریان نشتی زیر آستانه میباشد که به صورت نمایی با ولتاژ آستانه رابطه دارد. میزان جریان نشتی ترانزیستور فینفت در رابطه (۱) نشان داده شدهاست. طبق این رابطه در صورت کاهش میزان ولتاژ درین ، میزان *VDS* کاهش مییابد و در نتیجه میزان جریان نشتی و به تبع آن میزان توان نشتی کاهش مییابد [۳۱].

$$
I_{DS-sub} = \mu C_{ox} \frac{w}{l} (n-1) V_{t}^{2} \left( e^{\frac{V_{GS} - V_{th} - \eta V_{DS}}{nV_{t}}} \right) \left( 1 - e^{\frac{-V_{DS}}{V_{t}}} \right)
$$
 (1)

34 در رابطه فوق *μ* قابلیت حرکت حاملها، *Cox* اندازه خازن واحد اکسید، *Vt* ولتاژ دمایی ، *VGS* اختالف پتانسیل بین گیت و سورس ترانزیستور، V $_{DS}$  اختلاف پتانسیل بین درین و سورس ترانزیستور و  $\eta$  ضریب DIBL"میباشد. متغیر n ضریب ناحیه زیر آستانه <sup>۳۹</sup> است. برای بدست آوردن جریان نشتی سلول حافظه 7 ترانزیستوری پیشنهادی، میزان جریانی که در حالت آمادهبهکار از منبع ولتاژ کشیده میشود توسط نرمافزار اچ اسپایس محاسبه شدهاست. سلول در حالت آمادهبهکار درنظر گرفته شده، بنابراین ترانزیستور های *3N* و *4N* خاموش و ترانزیستور *5N* روشن میباشد. میزان جریان نشتی و مصرف توان در این حالت در جدول ) ۴( نشان داده شدهاست.







# **-3 پایداری سلول حافظه 7 ترانزیستوری پیشنهادی**

پایداری، اولین و مهمترین مشخصه یک سلول حافظه است. پ رکاربردترین مشخصه ای که پایداری با آن سنجیده میشود معیار حاشیه امنیت نویز ایستا است. حاشیه امنیت نویز ایستا برای سلول حافظه، حداکثر سیگنالی است که یک سلول حافظه ایستا با دستیاب ی تصادفی در گره های ورودی خود میتوانند تحمل کنند، بطوریکه سلول عملکرد صحیط خود را در زمان خواندن و نوشتن داده حفظ نماید. یکی از روشهای بدست آوردن حاشیه امنیت نویز، استفاده از منحنی مشخصه انتقالی<sup>۳۷</sup> ولتاژ ورودی نسبت به خروجی میباشد. این روش برای نخستین بار توسط هیل ۳8 در سال ۱967 تشریط شده ا ست [۳2].

روش مرسوم برای اندازهگیری شاخص حاشیه امنیت نویز در سلول حافظه طبق [۱۰] بدین شرح میباشد: ابتدا در نرمافزار اچاسپایس دو معکوس کننده با دو منبع اختلال بین ورودی و خروجی مطابق شکل (۵) پیادهسازی شدهاست.



**شكل )5(: مدار مدل شده توسط منبع نویز جهت محاسبه حاشیه امنیت نویز در سلول حافظه 7 ترانزیستوری پیشنهادی** 

سپس منحنی VTC مربوط به هر دو مدار معکوس کننده بدست آورده شده و توسط نرمافزار متلب<sup>۳۹</sup> در یک نمودار رسم میشوند. در این منحنی که شبیه یک پروانه است، بایستی بزرگترین مربعی که بتوان داخل کوچکترین بال این پروانه قرار داد را پیدا کرد. مشخصه حاشیه امنیت نویز مورد نظر، قطر این مربع است. هر چه مقدار قطر بزرگتر باشد، پایداری سلول نیز بیشتر است. جهت محاسبه میزان حاشیه امنیت نویز و پیدا کردن قطر مربع درون بالهای منحنی پروانهای با استفاده از نرم افزار متلب طبق [۳۳]، دو مدار *DC* نشان دادهشده در شکل (۶) شبیهسازی میشوند. برای بدست آوردن کوچکترین قطر مربعی که درون بالهای نمودار پروانهای قرار میگیرد، ابتدا منحنی پروانهای را مطابق با شکل (۷) به میزان ۴۵ درجه چرخانده، سپس اختلاف دو نمودار چرخاندهشده را بدست آورده و مقادیر حداکثر و حداقل منحنی مذکور را بدست میآوریم. در مرحله بعدی حداقل قدر مطلق دو مقدار حداکثر و حداقل را یافته و عدد حاصل را طبق رابطه (۲) در ضریب  $\frac{1}{\sqrt{2}}$ ضرب میکنیم تا مقدار حاشیه امنیت نویز بدستآید [۳۴].

$$
SNM = \frac{1}{\sqrt{2}} \min \left\{ \frac{\max(|v_1(u) - v_2(u)|), -\frac{1}{\sqrt{2}} < u < 0}{\max(|v_1(u) - v_2(u)|), 0 < u < +\frac{1}{\sqrt{2}}} \right\}
$$
 (7)

در معادله باال *1v* و *2v* مشخصات منحنیهای معکوس کننده هستند و *u* شامل ولتاژ *DC* ، برای بدست آوردن *1v* و *2v* م یباشد. در ادامه حاشیه امنیت سلول حافظه پیشنهادی در حالتهای آمادهبهکار، خواندن و نوشتن در سلول بررسی شدهاست.







**شكل )6(: مدل مداری معادالت برای پیدا كردن قطر مربع تعبیه شده در منحنی پروانهای[10]**



**شكل )7(: تخمین حاشیه امنیت نویز با چرخش 45 درجهای سیستم مختصات**

## **-1-3 حاشیه امنیت نویز در حالت آمادهبهكار سلول حافظه پیشنهادی**

حاشیه امنیت نویز در زمان آمادهبهکار سلول به این معناست که به ازاء چه میزان از نویز در زمان نگهداری۴۰ ، سلول حافظه تغییر وضعیت میدهد [۳۴]. در سلول حافظه 7 ترانزیستوری پیشنهادی در حالت آمادهبهکار، ترانزیستور های *3N* و *4N* خاموش و ترانزیستور *5N* روشن در نظر گرفته می شود. برای اندازه گیری حاشیه امنی ت نویز در حالت آمادهبهکار و رسم نمودار پروانه ای، مطابق شکل )5(، منابع ولتاژ نویز VQ و VQB را به سلول اضافه کرده و میزان نویز را با شیب ۰/۰۱ از ۰ تا ۰/۹ افزایش میدهیم. سپس ولتاژ گرههای *QB* و *Q* را برحسب منبع ولتاژ *VQ* و *VQB* مطابق شکل )-8الف( رسم میکنیم و منحنی پروانهای حاصل را برای محاسبه اندازهگیری حاشیه امنیت نویز در حالت آمادهبهکار طبق شکل (۸–ب) به میزان ۴۵ درجه نسبت به محور مختصات چرخانده و طول ضلع مربع داخل بالها را اندازه میگیریم. طبق محاسبات انجام شده در نرمافزار متلب، میزان اندازهگیری حاشیه امنیت نویز در حالت آمادهبهکار سلول پیشنهادی برابر با ۰/2۰25 ولت اندازهگیری شد.



طراحی و شبیه سازی سلول حافظه دسترسی تصادفی ایستا با توان مصرفی پایین مبتنی بر ترانزیستور فین فت

ی سلول حافظه دسترسی تصادفی ایستا با توان مصرفی پایین مبتنی بر ترانزیستور فین فت



**شكل )8(: )الف( منحنی پروانهای اندازهگ یری حاشیه امنیت نویز در حالت آمادهبهكار سلول حافظه 7 ترانزیستوری پیشنهادی. )ب( منحنی پروانهای حاشیه امنیت نویز در حالت آمادهبهكار با چرخش 45 درجه** 



**شكل )9(: مقایسه منحنیهای پروانهای حاشیه امنیت نویز در حالت خواندن و آماده بهكار [34]**

**-2-3 حاشیه امنیت نویز در حالت خواندن از سلول حافظه 7 ترانزیستوری پیشنهادی** 

حاشیه امنیت نویز در حالت خواندن به این معناست که چه میزان نویز نیاز است برای اینکه مقدار نوشته شده درون سلول حافظه با دسترسی تصادفی در هنگام فرآیند خواندن تغییر کند. بنابراین حاشیه امنیت نویز در حالت خواندن از سلول حافظه یک فاکتور بسیار مهم در فرآیند طراحی سلول حافظه ایستا با دستیابی تصادفی 7 ترانزیستوری میباشد [۱۰]. برای محاسبه حاشیه امنیت نویز در حالت خواندن مشابه مدار قبل عمل میشود با این تفاوت که ترانزیستور های دسترسی *4N* و *5N* در حالت روشن قرار دارند و خطوط *BL* و *BLB* تا میزان *VDD* بارگ ذاری میشوند. س س با استفاده از منحنی پروانهای مقدار حاشیه امنیت نو یز در حالت خواندن بدست میآیدکه این مقدار در سلول پیشنهادی برابر با ۰/2۰۱۱ ولت اندازهگیری شد.



### **-3-3 حاشیه امنیت نویز در هنگام نوشتن در سلول حافظه 7 ترانزیستوری پیشنهادی**

عملیات نوشتن در سلول حافظه پیشنهادی یک عملیات پایدار است، زیرا در نوشتن "۱"، ترانزیستور *2N* هنگام عبور دادن "۰" به خوبی تخلیه شده و تغییر حالت میدهد. از طرفی در نوشتن "۰" خط *BLB* تخلیه شده و ترانزیستور *5N* خاموش میشود. با انتخاب اندازه مناسب برای ترانزیستور های PMOS و NMOS مقدار "۰" به درستی در سلول نوشته میشود.

در شکل (۹) منحنی پروانهای حاشیه امنیت نویز در حالت خواندن و آماده بهکار با یکدیگر مقایسه شدهاند. همانطور که مشاهده میشود، مقدار حاشیه امنیت نویز در حالت خواندن بسیار کمتر از حاشیه امنیت نویز در زمان آمادهبهکار است.

### **-4-3 تاثیر تغییر اندازه ترانزیستورها بر حاشیه امنیت نویز در حالت خواندن از سلول حافظه**

سلول حافظه ایستا با دستیابی تصادفی در هنگام عملیات خواندن در برابر نویز بسیار آسیب پذیر میباشد. زیرا برای خواندن مقدار "۰" ذخیره شده در سلول، خط بیت باید تا مقدار ولتاژ تغذیه پیشبارگیری۳۱ گردد. بنابراین تقسیم ولتاژی بین ترانزیستور دسترسی و ترانزیستور NMOS که در قسمت پائین کش<sup>۴۲</sup> مدار قرار گرفتهاست، ایجاد می شود که این مقدار ولتاژ باید از ولتاژ مورد نیاز جهت تغییر وضعیت مقدار داخل سلول حافظه ایستا با دستیاب ی تصادفی کمتر باشد. در واقع اگر این ولتاژ بیشتر از ولتاژ آستانه گردد، سلول تغییر وضعیت میدهد و فرآیند خواندن با خطا روبهرو میشود [۳5].

بنابراین میتوان به این نتیجه رسید که نسبت اندازه ترانزیستور های پائینکش به اندازه ترانزیستور های دسترسی در سلول حافظه ایستا، از عوامل موثر بر حاشیه امنیت نوی ز در حالت خواندن از سلول میباشد. پس به منظور صحت عملیات نوشتن و همچنین عدم بروز خطا در زمان خواندن، اندازه ترانزیستورها باید از قاعده مشخصی پیروی کنند [۳6]. در ادامه تاثیر تغییر اندازه ترانزیستور ها بر روی حاشیه امنیت نویز در حالت خواندن از سلول پیشنهادی با رسم نمودار پروانهای بررسی شدهاست.

از آنجاییکه سلول حافظه ایستا با دستیابی تصادفی 7 ترانزیستوری پیشنهادی برای خواندن "۰" و "۱" دارای دو مسیر غیرمتقارن است، شکل منحنی پروانهای آن شامل دو لپ غیرمتقارن و وابسته به اندازه ترانزیستور های سلول میباشد. نمودار حاشیه امنیت نویز از دو منحنی افقی و عمودی تشکیل شدهاست. منحنی عمودی وابسته به اندازه ترانزیستور های *2N*، *2P* و *4N* و منحنی افقی وابسته به اندازه ترانزیستورهای *1N*، *3N*، *1P* <sup>و</sup>*5N* میباشد. با افزایش اندازه ترانزیستور *1N* یا *5N*، منحنی افقی به سمت پایین کشیده میشود و لپ سمت چپ منحنی پروانهای بزرگتر می شود که در شکل (۱۰) نمایش داده شدهاست. این در حالی است که با افزایش اندازه ترانزیستور *3N*، لپ سمت چپ منحنی پروانه ای جمع تر میشود. با افزایش اندازه ترانزیستور *2N* منحنی عمودی به سمت چپ انتقال پیدا میکند و باعث میشود که لپ سمت راست منحنی پروانهای بزرگتر شود.



**شكل )10(: تاثیر تغییر اندازه ترانزیستورها در نمودار پروانهای حاشیه امنی ت نویز در حالت خواندن از سلول پی شنهادی** 





در جدول (۵) مقادیر محاسبه شده حاشیه امنیت نویز در حالت آمادهبهکار و خواندن از سلول پیشنهادی بیان شدهاست. همچنین مقادیر حاشیه امنیت نویز با افزایش اندازه ترانزیستورها محاسبه و ذکر شدهاست.

| - 77 - - 77                           |                        |  |
|---------------------------------------|------------------------|--|
| وضعيت سلول                            | حاشیه امنیت نویز (ولت) |  |
| آمادەبەكار (سلول پیشنهادی)            | .77.70                 |  |
| خواندن (سلول پیشنهادی)                | $\cdot$ /٢ $\cdot$ \ \ |  |
| $N$ خواندن، افزايش اندازه ترانزيستور  | .7599                  |  |
| $N$ خواندن، افزايش اندازه ترانزيستور  | .1.51 <sub>A</sub>     |  |
| $PI$ خواندن، افزایش اندازه ترانزیستور | .77.70                 |  |
| $N$ خواندن، افزايش اندازه ترانزيستور  | ۰/۲۱۹۴                 |  |

**جدول )5(: مقادیر محاسبه شده حاشیه امنیت نویز در حالت آماده بهكار و خواندن از سلول حافظه 7 ترانزیستوری پیشنهادی با افزایش اندازه ترانزیستورها**

**جدول )6(: مقایسه حاشیه امنیت نویز در حالت آمادهبهكار و خواندن در سلول حافظه 7 ترانزیستوری پیشنهادی با سایر تحقیقات** 

| سلول حافظه              | حاشیه امنیت نویز در حالت آمادهبه کار | حاشیه امنیت نویز در حالت خواندن |
|-------------------------|--------------------------------------|---------------------------------|
|                         | (میلی ولت)                           | (میلی ولت)                      |
| ۷ ترانزیستوری پیشنهادی  | $Y \cdot Y/\Delta$                   | $\mathsf{r} \cdot \mathsf{r}$   |
| ۶ ترانزیستوری Tied [۱۱] |                                      | ۱۲۵                             |
| ۶ ترانزیستوری Ind [۱۱]  |                                      | ۱۳۶                             |
| ۸ ترانزیستوری Tied [۱۱] |                                      | ۱۸۱                             |
| ۸ ترانزیستوری Ind [۱۱]  | $- - -$                              | 19.                             |
| ۶ ترانزیستوری [۳۶]      | ۴۴۰                                  | $\tau\tau\tau$                  |
| ۸ ترانزیستوری [۳۶]      | ۴۴۰                                  | ۴۴۰                             |
| ۹ ترانزیستوری [۳۶]      | ۴۴۰                                  | ۴۴۰                             |
| ۳ ترانزیستوری [۳۷]      | $\cdots$                             | $\cdots$                        |
| ۸ ترانزیستوری [۳۸]      | $\gamma$ .                           | $\gamma$ .                      |
| ۱۰ ترانزیستوری کیم [۳۸] | ---                                  | $\Lambda \Upsilon$              |
| ۶ ترانزیستوری [۳۳]      |                                      | ۲۴                              |
| ۱۱ ترانزیستوری [۳۹]     |                                      | $\cdots$                        |
| ۶ ترانزیستوری [۳۹]      |                                      | ۴۴                              |

مقدار حاشیه امنیت نویز در زمان خواندن از سلول پ یشنهادی برابر با ۰/2۰۱۱ ولت میباشد. با افزایش اندازه ترانزیستور *5N* بیشترین میزان حاشیه امنیت نویز در زمان خواندن از سلول حاصل شدهاست. با در نظر گرفتن اینکه افزایش اندازه ترانزیستور *N5* باعث افزایش اندازه سلول حافظه ایستا با دستیاب ی تصادفی میشود و بین میزان حاشیه امنیت نویز و افزایش اندازه ترانزیستور *5N*، بده بستان وجود دارد سلول حافظه پیشنهادی بهترین انتخاب میباشد.

برای بررسی میزان کاهش حاشیه امنیت سلول حافظه 7 ترانزیستور ی پیشنهادی در عملیات خواندن و در حالت آمادهبهکار، این مشخصه با سایر تحقیقات در جدول )6( مقایسه شدهاست. با توجه به جدول، حاشیه امنیت نویز در حالت خواندن برای سلول حافظه 8 ترانزیستوری فینفت با گیت مستقل، سلول ۶ ترانزیستوری با گیت مستقل، ۶ ترانزیستوری و ۸ ترانزیستوری با گیت گرهخورده\*۴ به ترتیب مقادیر ،۱9۰ ،۱۳6 ۱25 و ۱8۱ میلیولت محاسبه شدهاست [۱۱]. در [۳6] چندین سلول حافظه در فناوری ۳2 نانومتر مبتنی بر CMOS بررسی و با یکدیگر مقایسه شدهاند. نتیجه این تحقیق بیان میکند که سلول حافظه 9 ترانزیستوری با ۴۴۰ میلیولت بهترین حاشیه



امنیت نویز در حالت خواندن را دارد و میزان حاشیه امنیت نویز در حالت آمادهبهکار برای هر سه سلول حافظه برابر مقدار ۴۴۰ میلیولت است. در [۳۷] و [۳۸] سلول حافظه ۳ ترانزیستوری و ۸ ترانزیستوری مبتنی بر ترانزیستورهای تونلی ۴۴ طراحی شدهاست. حاشیه امنیت نویز برای سلول ۳ ترانزیستوری برای هر دو حالت مقدار ۱۰۰ میلیولت و برای حافظه 8 ترانزیستوری مقدار ۱7۰ میلیولت اندازهگیری شدهاست. در [۳۳] حاشیه امنیت نویز سلول حافظه 6 ترانزیستوری متعارف مقدار 2۴ میلیولت گزارش شدهاست که در مقایسه با آن حاشیه امنیت نویز سلول۱۰ ترانزیستوری طراحی شده در [۳8] افزایش حدود ۳ برابری داشته است. همچنین این مقدار در کار [۳9] برای سلول حافظه 6 ترانزیستوری متعارف و سلول حافظه ۱۱ ترانزیستوری در ولتاژ ۰/8 منبع تغذیه به ترتیب مقادیر ۴۴ و ۱۰۰ میلیولت میباشد. مقدار حاشیه امنیت نویز در حالت خواندن و آمادهبهکار در سلول پیشنهادی مقادیر 2۰2/5 و 2۰۱ میلیولت بدستآمدهاست. اگرچه این مقادیر به نتایج تحقیق [۳6] نرسیدهاست ولی در مقایسه با اکثر تحقیقات بهبود قابل قبولی داشتهاست. الزم به ذکر است که مقدار حاشیه امنیت نویز در حالت آمادهبهکار در بعضی از تحقیقات گزارش نشده و در جدول )6( نمایش داده نشده است.

# **-4 نتیجهگیری**

در این مقاله یک سلول حافظه ایستا با دستیابی تصادفی ۷ ترانزیستوری با توان مصرفی پایین با استفاده از ترانزیستورهای فینفت طراحی شدهاست. این ترانزیستورها تلفات توان، جریان نشتی و تاخیر انتشار کمتری نسبت به ترانزیستورهای ماسفت<sup>۴۵</sup> دارند و جایگزین مناسبی برای آنها هستند. حافظههای ایستا با دستیابی تصادفی عمده فضا را در پردازندههای پیشرفته اشغال میکنند بنابراین بیشترین مصرف توان پردازنده به این حافظهها اختصاص مییابد. در سلول حافظه ایستا با دستیابی تصادفی پیشنهاد شده نوشتن تنها از طریق یکی از خطوط بیت انجام میشود که طبق نتایج شبیه سازی انجام شده با کاهش جریان نشتی، مصرف توان این سلول به میزان قابل توجهی کاهش مییابد. میزان توان مصرفی در عملیات نوشتن، به طور متوسط به میزان %99 کاهش داشته است. در ادامه، حاشیه امنیت در برابر نویز این سلول حافظه 7 ترانزیستوری نیز مورد ارزیابی قرار گرفتهاست. میزان حاشیه امنیت این سلول در عملیات خواندن و در حالت آمادهبهکار به ترتیب برابر با ۰/2۰۱۱ و ۰/2۰25 ولت میباشد که این مقادیر در مقایسه با سایر تحقیقات افزایش قابل قبولی داشته است. از مزایای سلول حافظه 7 ترانزیستوری پیشنهاد شده نسبت به سلول 6 ترانزیستوری میتوان به کاهش میزان فاکتور فعالیت در هنگام بارگزاری و تخلیه شدن خطوط بیت برای بهبود عملیات نوشتن، کاهش توان مصرفی، کاهش جریان نشتی و حاشیه امنیت نویز در حد انتظار اشارهکرد.

# **مراجع**

- [1] Y.H. Chen, W.M. [Chan,](https://ieeexplore.ieee.org/author/37893653700) W.C. [Wu,](https://ieeexplore.ieee.org/author/37085550027) H.J. [Liao,](https://ieeexplore.ieee.org/author/37533875200) K.H. [Pan](https://ieeexplore.ieee.org/author/37445452700) and J.J. [Liaw,](https://ieeexplore.ieee.org/author/37326761300) "A 16 nm 128 Mb SRAM in high-κ metal-gate FinFET technology with write-assist circuitry for low-VMIN applications," *IEEE J. Solid-State Circuits*, vol. 50, no. 1, pp. 170–177. Jan. 2018, doi: 10.1109/JSSC.2014.2349977.
- [2] T. Kumar and S.L. Tripathi, "Implementation of CMOS SRAM Cells in 7, 8, 10 and 12-Transistor Topologies and their Performance Comparison," *International Journal of Engineering and Advanced Technology (IJEAT)*, vol. 8, pp. 227–229. Jan. 2019, doi: B10480182S219/19©BEIESP.
- [3] A. Bhaskar, "Design and analysis of low power SRAM cells," in *2017 Innovations in Power and Advanced Computing Technologies (i-PACT)*, 2017, doi: 10.1109/IPACT.2017.8244888.
- [4] J. Shalf, "The future of computing beyond Moore's Law," *Royal Society*, Jan. 2020, doi: 10.1098/rsta.2019.0061.
- [5] T. Suzuki, H. Yamauchi, Y. Yamagami, K. Satomi and H. Akamatsu, "A stable 2-port SRAM cell design against simultaneously read/write-disturbed accesses," IEEE *Journal of Solid-State Circuits*, vol. 43, pp. 2109–2119, Sep. 2008, doi: 10.1109/JSSC.2008.2001872.
- [6] R.E. Aly and M.A. Bayoumi, "Low-Power Cache Design Using 7T SRAM Cell," *IEEE Transactions on Circuits and Systems II: Express Briefs*, vol. 54, no. 4, pp. 318-322, Apr. 2007, doi: 10.1109/TCSII.2006.877276.
- [7] A. Teman, L. Pergament, O. Cohen and A. Fish, "A 250 mV 8 kb 40 nm ultra-low power 9T supply feedback SRAM (SF-SRAM)," *IEEE Journal of Solid-State Circuits*, vol. 46, pp. 2713–2726, Nov. 2011, doi: 10.1109/JSSC.2011.2164009.





- [8] M. Ansari, H. Afzali-Kusha, B. Ebrahimi, Z. Navabi, A. Afzali-Kusha and M. Pedram, "A nearthreshold 7T SRAM cell with high write and read margins and low write time for sub-20 nm FinFET technologies," *INTEGRATION, the VLSI journal*, vol. 50, pp. 91–106, Jun. 2015, doi: 10.1016/j.vlsi.2015.02.002.
- [9] A. Teman, A. Mordakhay, J. Mezhibovsky and A. Fish, "A 40-nm Sub-Threshold 5T SRAM Bit Cell with Improved Read and Write Stability," *IEEE Transactions on Circuits and Systems II: Express Briefs*, vol. 59, pp. 873–877, Dec. 2012, doi: 10.1109/TCSII.2012.2231020.
- [10] E. Seevinck, F. J. List and J. Lohstroh, "Static-noise margin analysis of MOS SRAM cells," *IEEE Journal of Solid-State Circuits*, vol. 22, no. 5, pp. 748-754, Oct. 1987, doi: 10.1109/JSSC.1987.1052809.
- [11] Y.B. Kim, Y.B. Kim and F. Lombardi, "Low Power 8T SRAM Using 32nm Independent Gate FinFET Technology," in *2008 IEEE International SOC Conference*, Sep. 2008, doi: 10.1109/SOCC.2008.4641521.
- [12] R. Balwinder, A.K. Saxena and S. Dasgupta, "FinFET-based 6T SRAM cell design: analysis of performance metric, process variation and temperature effect," *Journal of Computational and Theoretical Nanoscience,* vol. 12, pp. 2500–2506, Sep. 2015, doi: 10.1166/jctn.2015.4055.
- [13] V. Sikarwar, S. Khandelwal and S. Akashe, "Analysis and Design of Low Power SRAM Cell Using Independent Gate FinFET," *Radioelectron.Commun. Syst*, 2013, vol. 56, pp. 434–440. doi: 10.3103/S0735272713090021.
- [14] M.S. Shairfe, M. Salahuddin and C. Mansun, "Eight- FinFET Fully Differential SRAM Cell with Enhanced Read and Write Voltage Margins," *IEEE Transactions on Electron Devices*, vol. 62, pp. 2014–2021, May 2015, doi: 10.1109/TED.2015.2424376.
- [15] S. Sanjana, S. Ramakrishna, R. RBanu and P. Shubham, "Design and Performance Analysis of 6T Sram Cell in 22nm CMOS and FinFET Technology Nodes," in *2017 International Conference on Recent Advances in Electronics and Communication Technology (ICRAECT)*, Mar. 2017. doi: 10.1109/ICRAECT.2017.65.
- [16] T.H. Kim, J. Liu, J. Keane and C.H. Kim, "Circuit techniques for ultra-low power subthreshold SRAMs," *IEEE International Symposium on Circuits and Systems (ISCAS), Seattle, WA, USA*, 2008, pp. 2574-2577, doi: 10.1109/ISCAS.2008.4541982.
- [17] J. Singh, D.K. Pradhan, S. Hollis, S.P. Mohanty and J. Mathew, "Single ended 6T SRAM with isolated read-port for low-power embedded systems," *Design, Automation & Test in Europe Conference & Exhibition, Nice, France*, 2009, pp. 917-922, doi: 10.1109/DATE.2009.5090796.
- [18] T. Azam, B. Cheng and D.R. S. Cumming, "Variability resilient low-power 7T-SRAM design for nano-scaled technologies," in *11th International Symposium on Quality Electronic Design (ISQED), San Jose, CA, USA*, 2010, pp. 9-14, doi: 10.1109/ISQED.2010.5450414.
- [19] A. Sil, S. Bakkamanthala, S. karlapudi and M. Bayoumi, "Highly stable, dual-port, sub-threshold 7T SRAM cell for ultra-low power application," in *10th IEEE International NEWCAS Conference, Montreal, QC, Canada*, 2012, pp. 493-496, doi: 10.1109/NEWCAS.2012.6329064.
- [20] D. Sylvester and T.N. Mudge, "Yield-driven near-threshold SRAM design," *IEEE Transactions on Very Large Scale Integration (VLSI) Systems*, Dec. 2010. doi: 10.1109/TVLSI.2009.2025766.
- [21] P.F. Chiu, C.W. Wu, C.H. Chuang, S.S. Sheu, Y.S. Chen and M.J. Tsai, "Low Store Energy, Low VDDmin, 8T2R Nonvolatile Latch and SRAM with Vertical-Stacked Resistive Memory (Memristor) Devices for Low Power Mobile Applications" *IEEE Journal of Solid-State Circuits*, vol. 47, no. 6, pp. 1483-1496, Jun. 2012, doi: 10.1109/JSSC.2012.2192661.
- [22] Z. Liu and V. Kursun, "Characterization of a Novel Nine-Transistor SRAM Cell," *IEEE Transactions on Very Large Scale Integration (VLSI) Systems*, vol. 16, no. 4, pp. 488-492, Apr. 2008, doi: 10.1109/TVLSI.2007.915499.
- [23] A.R. Ramani and K. Choi, "A novel 9T SRAM design in sub-threshold region," *IEEE INTERNATIONAL CONFERENCE ON ELECTRO/INFORMATION TECHNOLOGY, Mankato, MN, USA*, 2011, pp. 1-6, doi: 10.1109/EIT.2011.5978615.
- [24] M.H. Tu, J.Y. Lin, M.C. Tsai, C.Y. Lu,Y. J. Lin, M.H.Wang, H.S.Huang, K.D. Lee,W.C. Shih, S.J. Jou and C.T. Chuang, "A Single-Ended Disturb-Free 9T Subthreshold SRAM with Cross-Point Data-Aware Write Word-Line Structure, Negative Bit-Line, and Adaptive Read Operation Timing Tracing," *IEEE Journal of Solid-State Circuits*, vol. 47, no. 6, pp. 1469-1482, Jun. 2012, doi: 10.1109/JSSC.2012.2187474.



- [25] S. Singh, N. Arora, N. Gupta and M. Suthar, "Leakage reduction in differential 10T SRAM cell using Gated VDD control technique," *International Conference on Computing, Electronics and Electrical Technologies (ICCEET), Nagercoil, India*, 2012, pp. 610-614, doi: 10.1109/ICCEET.2012.6203867.
- [26] C.H. Lo and S.Y. Huang, "P-P-N Based 10T SRAM Cell for Low-Leakage and Resilient Subthreshold Operation," *IEEE Journal of Solid-State Circuits*, vol. 46, no. 3, pp. 695-704, Mar. 2011, doi: 10.1109/JSSC.2010.2102571.
- [27] A.K. Singh, C.M.R. Prabhu, S. W. Pin and T. C. Hou, "A proposed symmetric and balanced 11-T SRAM cell for lower power consumption," *IEEE Region 10 Conference, Singapore*, 2009, pp. 1-4, doi: 10.1109/TENCON.2009.5396237.
- [28] P. Upadhyay, R. Kar, D. Mandal and S.P. Ghoshal, "A design of low swing and multi threshold voltage based low power 12T SRAM cell," *Comput Electr Eng, Elsevier Ltd*. Oct. 2014, doi: [10.1016/j.compeleceng.2014.10.020.](http://dx.doi.org/10.1016/j.compeleceng.2014.10.020)
- [29] S.K. Srivastavar1 and E.A. Kumar, "Characterization of 6T CMOS SRAM in 65nm and 120nm Technology using Low Power Techniques," *International Research Journal of Engineering and Technology (IRJET),* Volume: 04 Issue: 07, Jul. 2017.
- [30] T.H. Kim, J. Liu, J. Keane and C.H. Kim, "Circuit techniques for ultra-low power subthreshold SRAMs," *IEEE International Symposium on Circuits and Systems (ISCAS), Seattle, WA, USA*, 2008, pp. 2574-2577, doi: 10.1109/ISCAS.2008.4541982.
- [31] T.H. Kim, J. Liu, J. Keane and C.H. Kim, "A 0.2 V, 480 kb subthreshold SRAM with 1 k cells per bitline for ultra-lowvoltage computing," *IEEE Journal of Solid-State Circuits*, vol. 43, pp. 518–529, Feb. 2008. doi: 10.1109/JSSC.2007.914328.
- [32] J. Chen, L.T. Clark and T.H. Chen, "An ultra-low-power memory with a subthreshold power supply voltage," *IEEE Journal of Solid-State Circuits*, vol. 41, pp. 2344–2353, Oct. 2006. doi: 10.1109/JSSC.2006.881549.
- [33] B.H. Calhoun and A. Chandrakasan, "A 256kb Sub-threshold SRAM in 65nm CMOS," *IEEE International Solid State Circuits Conference - Digest of Technical Papers*, Feb. 2006. doi: 10.1109/ISSCC.2006.1696325.
- [34] H. Kumar and V.K. Tomar, "A Review on Performance Evaluation of Different Low Power SRAM Cells in Nano‑Scale Era," *Wireless Personal Communications*, vol. 117, pp. 1959–1984, Nov. 2020. doi: 10.1007/s11277-020-07953-4.
- [35] G. Torrens and B. Alorda, "A 65-nm Reliable 6T CMOS SRAM Cell with Minimum Size Transistors," *IEEE Transactions on Emerging Topics in Computing*, vol. 7, pp. 445–457, Jul. 2019. doi: 10.1109/TETC.2017.2721932.
- [36] A. Gadhe and U. Shirode, "Read stability and Write ability analysis of different SRAM cell structures," *International Journal of Engineering Research and Applications (IJERA),* Vol. 3, Issue 1, Jan. –Feb. 2013, pp.1073-1078. doi[:10.1109/JSSC.2006.883344](http://dx.doi.org/10.1109/JSSC.2006.883344)*.*
- [37] N. Gupta, A. Makosiej, A. Vladimirescu, A. Amara and C. Anghel, "3T-TFET bitcell based TFET-CMOS Hybrid SRAM design for Ultra-Low Power Applications," *Design, Automation & Test in Europe Conference & Exhibition (DATE)*, Dresden, 2016. doi[:10.3850/9783981537079\\_0462](http://dx.doi.org/10.3850/9783981537079_0462)*.*
- [38] Y.N. Chen, M.L. Fan, V.P.H. Hu, P. Su and C.-T. Chuang, "Evaluation of Stability, Performance of Ultra-Low Voltage MOSFET, TFET, and Mixed TFET-MOSFET SRAM Cell with Write-assist Circuits," *IEEE Journal on Emerging and Selected Topics in Circuits and Systems,* vol. 4, pp. 389- 399, Dec. 2014. doi: [10.1109/JETCAS.2014.2361072.](https://doi.org/10.1109/JETCAS.2014.2361072)
- [39] S. Kumar V and A. Noor, "Characterization and comparison of low power sram cells," *Journal of Electron Devices*, Vol. 11, 2011, pp. 560-566.

**زیرنویس ها**

<sup>6</sup> Short circuit effect



<sup>&</sup>lt;sup>1</sup> Complementary Metal–Oxide–Semiconductor (CMOS)

<sup>2</sup> Static Random Access Memory (SRAM)

<sup>3</sup> System on Chip (SOC)

<sup>4</sup> Very Large Scale Integration (VLSI)

<sup>5</sup> Fin Field-Effect Transistor (FinFETs)

<sup>7</sup> Differential transistor <sup>8</sup> Noise <sup>9</sup> Read Static Noise Margin (RSNM) <sup>10</sup> Hold Static Noise Margin (HSNM) <sup>11</sup> Write Static Noise Margin (WSNM) <sup>12</sup> Activity Factor <sup>13</sup> Discharge <sup>14</sup> Feedback <sup>15</sup> Power Gating <sup>16</sup> P-channel Metal Oxide Semiconductor (PMOS) <sup>17</sup> Standby <sup>18</sup> Threshold Voltage <sup>19</sup> Complementary Metal–Oxide–Semiconductor (CMOS) <sup>20</sup> Independent Gate FinFET (Ind) <sup>21</sup> Noise <sup>22</sup> Active <sup>23</sup> Fully Differential <sup>24</sup> Double Gate Independent Gate FinFET <sup>25</sup> HSPICE  $26$  Gate Channel Length (L<sub>eff</sub>) <sup>27</sup> Width of the source/drain region  $(W_g)$ <sup>28</sup> Thickness of the oxide film  $(t_{ox})$ <sup>29</sup> Charge <sup>30</sup> Reverse Short Channel Effect (RSCE) <sup>31</sup> Single Ended <sup>32</sup> Floating Ground <sup>33</sup> Memory Resistor (Memristor) <sup>34</sup> Thermal Voltage <sup>35</sup> Drain-Indiced Barrier Lowerin (DIBL) <sup>36</sup> Sub thershold Factor <sup>37</sup> Voltage Transfer Characteristics (VTC) <sup>38</sup> Hill

- <sup>39</sup> Matlab
- $^{40}\,$  Hold
- <sup>41</sup> Precharge
- <sup>42</sup> Pull Down
- <sup>43</sup> front and back gates of the FinFETS are tied together (Tied)
- <sup>44</sup> Tunnel FETs (TFETs)
- <sup>45</sup> Metal–Oxide–Semiconductor Field-Effect Transistor (MOSFET)

