

Journal of Intelligent Procedures in Electrical Technology Vol. 13/ No. 49/ Spring 2022 P-ISSN: 2322-3871, E-ISSN: 2345-5594, http://jipet.iaun.ac.ir/

https://dorl.net/dor/20.1001.1.23223871.1401.13.49.6.5 Research Article

#### Introducing an Innovative D Flip-Flop for Designing Quaternary QCA Register

#### Alireza Navidi<sup>1</sup>, Ph.D. student, Reza Sabbaghi-Nadooshan<sup>2</sup>, Associate Professor, Massoud Dousti<sup>1</sup>, Associate Professor

<sup>1</sup>Department of Electrical and Computer Engineering- Science and Research Branch, Islamic Azad University, Tehran, Iran

<sup>2</sup>Department of Electrical Engineering- Central Tehran Branch, Islamic Azad University, Tehran, Iran alireza.navidi@srbiau.ac.ir, m\_dousti@srbiau.ac.ir, r\_sabbaghi@iauctb.ac.ir

#### Abstract

Taking advantage of advances in Nanotechnology, the quantum-dot cellular automata (QCA) has overcome many limitations that complementary metal-oxide-semiconductor (CMOS) had been confronted. Undesirable characteristics such as too many leakage currents limit the CMOS designs in nano dimensions. The idea of designing multiple-valued logic (MVL) systems rather than standard binary has gotten attractive to many designers. The application of MVL in the design of digital circuits offers so many advantages over traditional methods. D flip-flop is a primary sequential circuit in any register. In this paper, a novel quaternary D flip-flop based on introducing quaternary QCA (QQCA) is presented. The structure of our quaternary model is clarified. Also, we have proposed a 4-qubits register by utilizing the presented quaternary D flip-flop. Both circuits got simulated and evaluated by QCASim (quaternary edition). QCASim can illustrate the simulation result in a truth table and a waveform format. Our work got compared with other published works. The simulation results show that our proposed circuit is efficient in terms of latency and energy consumption.

Keywords: quaternary quantum-dot cellular automata, quaternary logic, quaternary D flip-flop, quaternary register, QCASim.

Received: 3 April 2021 Revised: 14 May 2021 Accepted: 10 June 2021

Corresponding Author: Dr. Reza Sabbaghi-Nadooshan

Citation: A. Navidi, R. Sabbaghi-Nadooshan, M. Dousti, "Introducing an innovative D flip-flop for designing quaternary QCA register", Journal of Intelligent Procedures in Electrical Technology, vol. 13, no. 49, pp. 83-92, June 2022 (in Persian).

https://dorl.net/dor/20.1001.1.23223871.1401.13.49.6.5 مقاله پژوهشی

# معرفی یک فیلپ-فلاپ D مبتکرانه برای طراحی ثبات چهار ارزشی اتوماتای سلولی نقاط کوانتومی

علیرضا نویدی<sup>۱</sup>، دانشجوی دکتری تخصصی، رضا صباغیندوشن<sup>۲</sup>، دانشیار، مسعود دوستی<sup>۱</sup>، دانشیار

۱ - دانشکده مهندسی برق و کامپیوتر - واحد علوم و تحقیقات، دانشگاه آزاد اسلامی، تهران، ایران ۲- دانشکده مهندسی برق - واحد تهران مرکزی، دانشگاه آزاد اسلامی، تهران، ایران alireza.navidi@srbiau.ac.ir, m\_dousti@srbiau.ac.ir, r\_sabbaghi@iauctb.ac.ir

چکیده: اتوماتای سلولی نقاط کوانتومی (QCA) با بهره گیری از پیشرفتهای فنآوری نانو، بسیاری از محدودیتهایی که نیمهرسانا اکسید فلزی مکمل (CMOS) با آن روبرو شده بود را برطرف کرده است. مشخصههای نامطلوب همانند جریانهای نشتی زیاد، طراحیهای CMOS را در ابعاد نانو محدود میسازد. ایدهی طراحی سیستمهای چند ارزشی منطقی (MVL) به جای دودویی استاندارد، برای بسیاری از طراحان جذاب شده است. کاربرد MVL در طراحی مدارهای دیجیتال، مزایای بسیاری نسبت به روشهای مرسوم دارد. فلیپ فلاپ D یک مدار ترتیبی عمده در هر ثباتی است. در این مقاله، یک فلاپ فلاپ D چهار ارزشی مبتنی بر اتوماتای سلولی نقاط کوانتومی چهارچهاری (QCA) معرفی شده و ساختار مدل چهارچهاری پیشنهادی شرح داده شده است. همچنین ما با استفاده از فلیپ فلاپ D چهارچهاری ارائه شده، یک ثبات ۴ کوبیتی پیشنهاد کردهایم. هر دو مدار توسط Min QCAS (نسخه چهارچهاری)، شبیهسازی و ارزیابی شدهاند. QCAS میتواند نتیجهی شبیهسازی را در قالب شکل موج و جدول صحت نمایش دهد. کار ما با سایر آثار منتشر شده مورد مقایسه قرار گرفته است.

**کلمات کلیدی:** اتوماتای سلولی نقاط کوانتومی چهار ارزشی، منطق چهارچهاری، فلیپ فلاپ D چهارچهاری، ثبات چهارچهاری، شات چهارچهاری، شات

تاریخ ارسال مقاله: ۱۴۰۰/۱/۱۴ تاریخ بازنگری مقاله: ۱۴۰۰/۲/۲۴ تاریخ پذیرش مقاله: ۱۴۰۰/۳/۲۰

**نام نویسندهی مسئول:** دکتر رضا صباغی-ندوشن **نشانی نویسندهی مسئول:** تهران- دانشگاه آزاد اسلامی واحد تهران مرکزی- دانشکده فنی و مهندسی- گروه الکترونیک

#### ۱– مقدمه

در سالهای اخیر، روند کوچکسازی ابعاد ترانزیستورها با چالشهای بسیاری همراه بوده است. دستیابی به حداقل طول ترانزیستور در مقیاس انگستروم، نیازمند فنآوریهای پیشرفته در ساخت افزارههای نیمرسانا است [۱]. ماسفتها<sup>۱</sup>در این بازه ابعادی از خودشان رفتارهای غیر ایدهآل و ناخواسته بروز میدهند. افزایش جریانهای نشتی، متغیر بودن مشخصه افزاره و در نهایت مصرف بیش از حد انرژی، از معضلات ساخت این افزارهها در این محدوده ابعادی است [۲].

تاکنون فن آوریهای بسیاری برای جانشینی نیمهرسانا اکسید فلزی مکمل (CMOS) معرفی شدهاند که هر کدام دارای محاسن و معایب به خصوصی هستند. فن آوریهای اتوماتای سلولی نقاط کوانتـومی (QCA) یکی از فن آوریهای مناسب بـرای جایگزینی CMOS (در ابعاد نانو) در مدارهای دیجیتـال است [۳]. QCA میتواند در محدوده فر کانسی تراهرتـز کـار کنـد درحالی که ابعاد هر سلول به کوچکی مولکول است [۴]. استفاده از منطـق چنـد ارزشی یکی از رویکردهایی است کـه بـه سیستمهای محاسباتی کمک میکند تا عملیات پیچیده را سادهتر و سریعتر انجام دهد [۵]. یک کوبیت<sup>3</sup>در منطق چهارچهاری میتواند چهار ارزش مختلف را نمایش دهد درحالی که نمایش این مقدار ارزش نیازمند دو بیت در منطـق دودویی است [۶]. میتان علاوه بر سیستمهای که منحصرا بر اساس یک ارزش مشخص طراحی شدهاند (مثلا سه ارزشی، چهار ارزشی)، سیستم هایی نیز معرفی شدهاند که بخشی از مدارشان بر اساس منطق چهارچهاری<sup>6</sup> و بخـش دیگـر بـر اساس دودویی <sup>ع</sup>طراحی شـده است [۷]. این روش کمک شایانی در کاهش پیچیدگی سیستم میکند. حافظههای مدارهای چهار ارزشی در مقایسه بـا منطـق دودویی میتواند دو برابر اطلاعات را ذخیره کند. تعداد ورودیها و خروجیها نیز به این طریق میتواند کـهش یابـد. پـردازش تودویی میتواند دو برابر اطلاعات را ذخیره کند. تعداد ورودیها و خروجیها نیز به این طریق میتواند کـهش یابـد. پـردازش مورت چند ارزشی (مثلا چهارچهاری) است [۸]. اگرچه QCA چند ارزشی در مراحل ابتدایی توسعه است.

طراحی و شبیه سازی شده اند [۱۰،۱۱]. QCA چند ارزشی شباهت بسیاری به QCA مرسوم (QCA دودویی) دارد [۱۲]. داخل هر سلول QCA تعداد معینی چاه پتانسیل قرار گرفته که یک جفت الکترون محبوس در سلول، می تواند بین این چاه ها آزادانه حرکت کند. این الکترون ها طبق نیروی دافعه کولمبی در دور ترین فاصله ممکن نسبت به همدیگر در چاه ها قرار می گیرند. تعداد این حالت ها برای QCA دودویی (با چهار چاه پتانسیل) دوتا است که بیانگر ارزش '0' و '1' منطقی است. شکل (۱) نمای سلول QCA را در دو وضعیت نمایش می دهد [۱۳].





(الف) با قطبيت 1- = P (ارزش '0' منطقى)

(ب) با قطبیت P = 1 (ارزش '1' منطقی)

شکل (۱): نمای سلول QCA

Figure (1): QCA cell schematic, a) with polarization P = -1 (Binary '0'), b) with polarization P = 1 (Binary '1')

کلاک در QCA چند ارزشی همانند QCA مرسوم است که شامل چهار سیگنال کلاک است. هـر سـیگنال کـلاک دارای ۴ فـاز است که عبارتند از: ۱) تعویض<sup>۲</sup> ۲) نگاهداری<sup>۴</sup> ۳) رهایی<sup>۹</sup>و ۴) استراحت: (شکل (۲) نمای کلاک QCA را نمایش میدهد.



وظیفه کلاک، بالا و پایین بردن سد پتانسیل چاهها به منظور هماهنگی در روند انتقال دادهها است. این فازها نسبت به همدیگر (به ترتیب) ۹۰ درجه اختلاف فاز دارند. در فاز اول سدها بالا برده میشوند و پدیده تونلزنی الکترونی رخ میدهد. در فاز دوم، سدهای پتانسیل بالا نگه داشته میشوند و سلولهای QCA قطبیده شده، در وضعیت مشخصی قرار میگیرند. در فاز سوم، سدها به آرامی پایین آورده میشوند و الکترونها به آهستگی آزاد میشوند. در فاز آخر سدها به پایینترین حد خود میرسند و الکترونها آزادانه حرکت میکنند [۱۴].

ثباتها <sup>۱</sup> لمدارهایی هستند که از آنها برای نگهداری اطلاعات استفاده می شود. هر ثبات n کوبیتی قابلیت نگهداری n کوبیت اطلاعات را دارد. برای هر کوبیت ثبات، نیاز به یک فلیپ فلاپ <sup>۱</sup> است. متداول است که ثباتها با فلیپ فلاپ D طراحی می شوند [1۵]. در این مقاله با استفاده از فلیپ فلاپ D چهار چهاری پیشنهادی، ثبات چهار چهاری پیشنهاد و شبیه سازی شده است. سازمان دهی این مقاله با این شرح است. در بخش دوم پیشینه تحقیق تشریح شده است. جدول صحت منطق چهار چهاری آورده شده و اشاره ای به کارهای پیشین انجام شده در زمینه ثبات چهار چهاری شده است. در بخش سوم مدل QCA چهار چهاری پیشنهادی به همراه نرمافزار شبیه ساز مخصوص آن بیان می شود. بخش چهارم اختصاص به مدارهای پیشنهادی دارد. در بخش پنجم نتایج شبیه سازی و مقایسه با مطالعات پیشین آورده شده است. نتیجه گیری این مقاله در بخش آخر (ششم) آورده شده است.

## ۲- پیشینه

یک رقم چهارچهاری (کوبیت) میتواند چهار ارزش (0, 1, 2, 3) را نمایش دهد. میتوان هر کوبیت را معادل دو بیت دودویی در کنار هم تصور کرد (01, 10, 11, 10). در این صورت عملیات منطق چهارچهاری همانند عملیات منطق دودویی روی رشتههای دو بیتی خواهد بود [18]. جدول صحت برخی از عملیات پایه منطق چهار ارزشی در جدول (۱) نمایش داده شده است.

| Input1 | Input2 | NOT (SQI)<br>Input1 | MIN<br>Input1, Input2 | MAX<br>Input1, Input2 |
|--------|--------|---------------------|-----------------------|-----------------------|
| 0      | 0      | 3                   | 0                     | 0                     |
| 0      | 1      | 3                   | 0                     | 1                     |
| 0      | 2      | 3                   | 0                     | 2                     |
| 0      | 3      | 3                   | 0                     | 3                     |
| 1      | 0      | 2                   | 0                     | 1                     |
| 1      | 1      | 2                   | 1                     | 1                     |
| 1      | 2      | 2                   | 1                     | 2                     |
| 1      | 3      | 2                   | 1                     | 3                     |
| 2      | 0      | 1                   | 0                     | 2                     |
| 2      | 1      | 1                   | 1                     | 2                     |
| 2      | 2      | 1                   | 2                     | 2                     |
| 2      | 3      | 1                   | 2                     | 3                     |
| 3      | 0      | 0                   | 0                     | 3                     |
| 3      | 1      | 0                   | 1                     | 3                     |
| 3      | 2      | 0                   | 2                     | 3                     |
| 3      | 3      | 0                   | 3                     | 3                     |

Table (1): The truth table of quaternary operators جدول (1): جدول صحت عملیات چهارچهاری

فلیپ فلاپ D که بهعنوان ذخیره ساز نیز معروف است، یک مدار منطقی ترتیبی است که هر مقداری که به ورودی اش اعمال شود را بعد از آمدن پالس ساعت، در خروجی اش نمایش می دهد. تاکنون مقالات بسیاری در زمینه طراحی فلیپ فلاپ D با فن آوری QCA مرسوم (دودویی) ارائه شده است [۲۳–۱۷] اما طراحی با استفاده از QCA چهارچهاری انجام نپذیرفته است. لازم به ذکر است که طراحان این مدل فلیپ فلاپ و اقسام دیگر را به صورت چهارچهاری با استفاده از فن آوری CMOS طراحی و شبیه سازی کرده اند و شای مراحی فراحی و شیه سازی مراحی و شریه سازی کرده اند از می مدور و می از می مروم و قسام دیگر را به صورت چهارچهاری با استفاده از فن آوری CMOS طراحی و شبیه سازی کرده اند از می می دول و می مراحی می مراحی و شریه می می می می مراحی و

# ۳- مدل QCA چهارچهاری پیشنهادی

در این بخش مدل QCA چهارچهاری پیشنهادی، تشریح میشود. پیکربندی سلولها، تعداد حالتهای ممکن برای هر سلول از طریق محاسبات انرژی، نرمافزار شبیهساز مخصوص و ساختارهای پایه همگی در این بخش تشریح میشوند.

## ۳-۱- پیکربندی

QCA چهارچهاری برای نشان دادن چهار حالت پایدار، دارای ۸ نقطه کوانتومی است [۳۰]. ابعاد سلولها شبیه QCA سهسهای است که پیشتر معرفی گردیده است [۱۲]. سلول اتوماتای سلولی نقاط کوانتومی چهارچهاری(QQCA) بر پایه یک هشت ضلعی منتظم طراحی شده است. تمام ۸ نقاط کوانتومی در گوشههای هشت ضلعی قرار گرفتهاند که این هشت ضلعی داخل ضلعی منتظم طراحی شده است. در نتیجه، با استفاده از روابط ریاضی و مثلثاتی همچون روابط سینوسها و کسینوسها در یک چند ضلعی منتظم، اندازه و ابعاد اجزاء پیکربندی QQCA بهدست میآید. شکل (۳) ابعاد دو سلول A یشت ما در یک کرا در محاط شده است. در نتیجه، با استفاده از روابط ریاضی و مثلثاتی همچون روابط سینوسها و کسینوسها در یک چند ضلعی منتظم، اندازه و ابعاد اجزاء پیکربندی QQCA بهدست میآید. شکل (۳) ابعاد دو سلول A میده.



QQCA شکل (۳): ابعاد سلول های Figure (3): QQCA cell's dimension

قطبیت سلولهای مجاور از طریق روابط انرژی حاکم بین سلولها تعیین میشود. چهار وضعیت پایدار برای هر سلول امکان پذیر است (قرارگیری دو الکترون از بین هشت چاه پتانسیل). طبق قانون دافعه کولمب الکترونها در دورترین وضعیت ممکن نسبت به همدیگر داخل نقاط قرار می گیرند. هر وضعیت از بین چهارتا، نشانگر یک حالت از منطقه ای چهارگانه چهارچهاری است. به بیان دیگر، همانند اتوماتای سلولی نقاط کوانتومی دودویی<sup>۵</sup>(BQCA) هر وضعیت میتواند به عنوان یک ارزش منطقی نشان داده شود. برخلاف اتوماتای سلولی نقاط کوانتومی سه سهای<sup>3</sup>(TQCA) هر وضعیت میتواند به عنوان یک منطقی بودند [17]. در طرح پیشنهادی، هر کدام از حالتها با یک واج نمایش داده می شوند. واج 'A' ارزش منطقی 'C نمایش می دهد که بالاترین ارزش در منطق چهارچهاری است. بعد از آن واج 'C' ارزش منطقی '2' را نمایش می دهد. سپس، واج 'D' ارزش منطقی 'I' را نمایش می دهد و در آخر واج 'B' ارزش منطقی 'O' را نمایش می دهد که پایین ترین ارزش در منطق



## ۲-۳- نرمافزار شبیهسازی

اخیرا، یک نرمافزار دقیق و سریع برای شبیهسازی مدارهای QCA در حالت چند ارزشی طراحی و معرفی شده است. شبیهساز طراحی شده، ایجاد جانمایی، بازبینی و ردیابی روند شبیهسازی را با ابزارهای سودمندش برای طراحان بسیار آسوده کرده است زیرا دارای محیط شبیهسازی نزدیک به شبیهساز معروف QCADesigne (شبیهساز AQC مرسوم) است [۳۱] که علاقهمندان به طراحی سیستمهای دیجیتال با استفاده از فنآوری QCA احساسی آشنا و راحت در کار کردن با QCASim داشته باشند. پیش تر، این نرمافزار در نسخه سهسهای ایجاد [۲۰-۱۰] و توسعه داده شده است [۳،۳] و مقالات بسیاری با استفاده از این نسخه از نرمافزار ارائه شدهاند [۳۳،۳۴]. اساس شبیهساز QCASim بر پایه محاسبات انرژی الکتروستاتیک خارجی ما بین سلولها است. نرمافزار فاصلهی بین الکترونها را در سلولهای مجاور همدیگر (به صورت افقی، عمودی و مورب) با استفاده از روابط مثلثاتی حاکم، حساب می کند. روند تعیین قطبیت سلولها به این شرح است: ابتدا سلولهای ورودی و سلولهایی با قطبیت ثابت شناسایی میشوند. سپس با در نظر گرفتن پنجرهای دور این سلولها، سلولهای فاقد قطبش مشخص می شوند. در این حالت، شبیهساز برای سلولهای فاقد قطبش چهار قطبیت متفاوت را در نظر می گیرد و شروع به محاسبه انرژی ها الکترواستاتیک خارجی بین سلولهای مزبور می کند. مقدار نهایی انرژی از کم کردن جمع انرژیهای با نام مشابه از انرژیهای با نام غیر مشابه بهدست میآید. درصورتی که حاصل عددی منفی شود، قدر مطلق عدد مورد نظر قرار می گیرد. در آخر، نتایج محاسبات انرژی با همدیگر مقایسه میشود و کمترین عدد بر گزیده خواهد شد. کمترین عدد بین چهار عدد نتیجه محاسبه انرژی، بیانگر حالت مطلوب خواهد بود و قطبیت آن سلول فاقد قطبش را تعیین می کند. انرژی الکترواستاتیک خارجی همان انرژی دافعه کولمبی بین الکترونهای سلولهای مجاور همدیگر است که از طریق رابطه (۱) بهدست میآید.

$$E_{\text{external}} = \frac{1}{4\pi\epsilon_0 \epsilon_r} \sum_{i=0}^{m} \sum_{j=0}^{n} \frac{q_i q_j}{d_{ij}}$$
(1)

در این رابطه ٤٥ و ٤٦ بهترتیب ثابت گذردهی خلاء و ماده هستند. qi و qi بارهای داخل نقاط کوانتومی هستند و dij فاصلهی بین این دو است. توضیحات بیشتر پیرامون محاسبات انرژی در مراجع [١٢] و [٣٠] ارائه شده است.

## ۳-۳- ساختارهای پایه

در طرح QQCA پیشنهادی، ساختار گیتهای معکوس کننده (معکوس کننده استاندارد چهارچهاری<sup>۱</sup> و اکثریت<sup>۹</sup>شبیه به همین ساختارها در BQCA است. تفاوت در ساختار سیم است. برای ساخت سیم (افقی/عمودی)، نیاز است که تعداد سلولها عددی مضرب فرد باشد. شکل (۵) این سه ساختار را نمایش میدهد. رنگهای سلولها در نرمافزار QCASim شبیه رنگهای به کار برده شده در نرمافزار QCADesigner است.



شکل (۵): از چپ به راست به تر تیب ساختار سیم، معکوسکننده استاندارد چهارچهاری و گیت اکثریت Figure (5): Structure of a wire, SQI and majority gate from left to right respectively

#### ۴- مدارهای منطقی QQCA پیشنهادی

در این بخش، ابتدا به طراحی مدار فلیپ فلاپ D پرداخته شده است. شکل موج خروجی و نتایج شبیه سازی آورده شده است. سپس با استفاده از مدار فلیپ فلاپ طراحی شده، ثبات 4 کوبیتی پیشنهاد شده است. در آخر نتایج شبیه سازی در جدولی گردآوری شده است.

# D−4− فليپ فلاپ

همان طور که در بخش پیشینه مطرح گردید، فلیپ فلاپ D یک مدار منطقی ترتیبی است که هـر مقـداری کـه بـه ورودی اش اعمال شود را بعد از آمدن پالس ساعت، در خروجی اش نمایش میدهد. پالس ساعت یک ورودی مجزا همانند ورودی D است و Waves

ارتباطی با سیگنالهای کلاک خود سلولهای QQCA ندارد. شکل (۶) چیدمان طّدار فلیپ فلاپ D پیشنهادی را نمایش میدهد. نرمافزار QCASim نتیجه شبیه سازی را در دو حالت جدول صحت و شکل موج نمایش میدهد. شکل (۷) نتیجه شبیه سازی این مدار را نمایش میدهد. همان طور که از نتیجه شبیه سازی مشخص است؛ باید حتما پالس ساعت '3' بشود (وضعیت A) تا خروجی هر چیزی که در ورودی اش اعمال شده را نمایش بدهد.



شکل (۶): چیدمان فلیپ فلاپ D پیشنهادی Figure (6): Schematic of proposed D flip-flop

| l> l1 (4:8)  |                                | Truth Table | -    | -     | ×    |
|--------------|--------------------------------|-------------|------|-------|------|
|              | <u> </u>                       |             | I>C1 | I> I1 | 0>01 |
| I> C1 (1:3)  |                                | ▶ 1         | A    | A     | A    |
|              |                                | 2           | В    | A     | В    |
|              |                                | 3           | С    | A     | В    |
| O> O1 (3:13) |                                | 4           | D    | A     | В    |
|              |                                | 5           | A    | В     | В    |
|              |                                | 6           | В    | В     | В    |
| Cleak 0      |                                | 7           | С    | В     | В    |
| Clock U      |                                | 8           | D    | В     | В    |
|              |                                | 9           | A    | С     | С    |
|              |                                | 10          | В    | С     | В    |
| Clock 1      |                                | 11          | С    | С     | В    |
|              |                                | 12          | D    | С     | В    |
| Clock 2      | IEVEVEVEVEVEVEVEVEVEVEVEVEVEVE | 13          | A    | D     | D    |
|              |                                | 14          | В    | D     | В    |
|              |                                | 15          | С    | D     | В    |
|              |                                | 16          | D    | D     | В    |
| Clock 3      |                                |             |      |       |      |

شکل (۷): نتیجه شبیهسازی فلیپ فلاپ D پیشنهادی Figure (7): Simulation results of proposed D flip-flop

# ۲-۴– ثبات PIPO

با کنار هم قرار دادن فلیپ فلاپهای D میتوان ثبات طراحی نمود. اگر ورودی فلیپ فلاپها همزمان اعمال شوند و خروجیها نیز همزمان خارج شوند (ورودی و خروجی هیچ فلیپ فلاپی به فلیپ فلاپ دیگر وابسته نباشـد)؛ بـه ایـن ثبـات، ثبـات ورودی موازی خروجی موازی<sup>۱</sup>(PIPO) میگویند. شکل (۸) نمودار منطقی این ثبات را نمـایش مـیدهـد. در طـرح پیشـنهادی پـالس ساعت به همهی فلیپ فلاپهای ثبات، همزمان اعمال میشود. به عبارت دیگر، پالس ساعت در همهی فلیپ فلاپهـا سـنکرون (همزمان) است. شکل (۹) چیدمان ثبات PIPO پیشنهادی را نمایش میدهد.



شکل (۹): چیدمان ثبات PIPO پیشنهادی Figure (9): Schematic of proposed PIPO register

Table (2): Simulation results of proposed designs

| جدول (۱): تنايج سبيه ساري طرحهاي پيستهادي |                       |                   |                                               |       |                  |
|-------------------------------------------|-----------------------|-------------------|-----------------------------------------------|-------|------------------|
|                                           | تعداد سلول بهكار رفته | تاخیر (سیکل ساعت) | مساحت اشغالی ( <sup>۲</sup> um <sup>۲</sup> ) | هزينه | ژی مصرفی (e-۲۰J) |
| فليپ فلاپ D                               | ۴۳                    | ١/٢۵              | •/•٢•٩                                        | 1/17  | ۱ • ۸/۵ ۱        |
| ۴ کوبیت ثبات<br>(PIPO)                    | 717                   | ۲/۲۵              | •/١٢۴٨                                        | ۶۰/۹۳ | ۵۳۵/۰۱           |

## ۵- ارزیابی عملکرد

برای ارزیابی کارایی مدارهای QCA شاخصی بهنام هزینه تعریف شده است که دربرگیرندهی مساحت اشغالی، تـاخیر و تعـداد سلولهای استفاده شده است. رابطهی (۲) این شاخص را نمایش میدهد [۱۰].

 $Cost = Area \times Delay \times Complexity$ 

(۲)

انر

نتایج شبیه سازی برای مدارهای پیشنهادی در جدول (۲) آمده است. در این جدول، مساحت اشغالی از محاسبه کردن مساحت مستطیلی به دست می آید که تمامی سلول های مدار را در بر بگیرد. همچنین، انرژی مصرفی از حاصل جمع کل انرژی الکترواستاتیک داخلی (انرژی الکترواستاتیک داخلی برای تمامی سلول ها) و کل انرژی الکترواستاتیک خارجی (انرژی الکترواستاتیک خارجی مابین سلول های مجاور) به دست می آید؛ که در رابطهی (۳) نشان داده شده است [۳۰،۳۵]. (۳)

همان طور که در بخش اول گفته شد، تاکنون فلیپ فلاپ و ثبات با فن آوری QCA چهارچهاری طراحی نشده است. از این روی مدارهای پیشنهادی با کارهای دیگر نویسندگان در فن آوری CMOS مورد مقایسه قرار گرفته است. نتیجه این مقایسه (D فلیپ فلاپ پیشنهادی با D فلیپ فلاپهای چهارچهاری دیگر طراحان) در جدول (۳) آورده شده است. در آخر نیز، فلیپ فلاپ چهارچهاری پیشنهادی با فلیپ فلاپهای دودویی در فنآوری QCA مقایسه شد و جدول (۴) نتیجه این مقایسه را نمایش میدهد. شایان ذکر است که فلیپ فلاپ پیشنهادی میتواند چهار ارزش منطقی را نمایش دهد (منطق چهارچهاری) و باید در نظر داشت که برای نشان دادن این تعداد ارزش منطقی، نیاز به دو فلیپ فلاپ دودویی است. یعنی برای داشتن در کی بهتر از این قیاس، نیاز است که تعداد سلولهای به کار رفته و مساحت اشغالی (در حالت دودویی) حداقل دو برابر شود.

| جناول ( ۱). تنايج معايسة ط خنيپ تارچهاي چهاري |                 |                          |                                                                                     |  |  |  |
|-----------------------------------------------|-----------------|--------------------------|-------------------------------------------------------------------------------------|--|--|--|
|                                               | انرژی مصرفی (J) | تاخير (s)                | فنآوری ساخت                                                                         |  |  |  |
| [74]                                          | 69/4e-16        | ۰/۵۵e−۹                  | +/\ $\lambda$ um CMOS \/ $\lambda$ V                                                |  |  |  |
| [٢۵]                                          | 69/34e-10       | ۰/۴۳e-۹                  | ·/<br>ΥΔum CMOS Υ/ΔV                                                                |  |  |  |
| [79]                                          | ۵۹/۳e-۱۵        | ۰/۴۳e-۹                  | •/<br>$\ensuremath{r\Delta um}$ CMOS $\ensuremath{r}\xspace/\ensuremath{rV}\xspace$ |  |  |  |
| [77]                                          | 23/97e-10       | 80e-17                   | $\cdot$ /\ $\lambda$ um CMOS \/ $\lambda$ V                                         |  |  |  |
| [77]                                          | 1۳e-10          | 220e-12                  | +/\ $\lambda$ um CMOS \/ $\lambda$ V                                                |  |  |  |
| [٢٩]                                          | ۲/۷۸e-۱۵        | ۵۸e-۱۲                   | ۹۰nm CMOS ۱/۲۷                                                                      |  |  |  |
| [٢٩]                                          | r/10e-10        | ۵·e-۱۲                   | ۹ • nm CMOS ۱/۲۷                                                                    |  |  |  |
| طرح پیشنهادی                                  | ۰/۱e-۱۷         | $\tau/\Delta e_{-1}\tau$ | QQCA پیشنهادی                                                                       |  |  |  |

Table (3): Quaternary D flip-flops comparison results حدول (۳): نتایج مقایسه D فلیب فلابهای جهار جهاری

Table (4): QCA D flip-flops comparison results ودول (۴): نتایج مقایسه D فلیپ فلاپهای QCA

|                          | تعداد سلول بهكار رفته | تاخیر (سیکل ساعت) | مساحت اشغالی ( <sup>۲</sup> um <sup>۲</sup> ) | هزينه |
|--------------------------|-----------------------|-------------------|-----------------------------------------------|-------|
| [۱۷]/(دودویی)            | ۴۳                    | ١/۵               | •/• ۴                                         | ۲/۵۸  |
| [۱۸]/(دودویی)            | ٣٧                    | ١                 | • / • ٣                                       | ١/١١  |
| [۱۹]/(دودویی)            | ۲۸                    | ١                 | • / • ٣                                       | ٠/٨۴  |
| [۲۰]/(دودویی)            | 74                    | ١                 | • / • ٢                                       | ۰/۴۸  |
| [۲۱]/(دودویی)            | 74                    | ١                 | • / • ۲                                       | ۰/۴۸  |
| [۲۲]/(دودویی)            | ١٩                    | ١                 | • / • ۲                                       | • /۳۸ |
| [۲۳]/(دودویی)            | ١٨                    | ١                 | •/• 1                                         | ٠/١٨  |
| طرح پیشنهادی (چهارچهاری) | ۴۳                    | ١/٢۵              | •/• ٢                                         | 1/17  |

## ۶- نتیجهگیری

طراحی سیستمهای دیجیتال بهصورت چند ارزشی، یکی از راهکارهایی است که میتواند پیچیدگی سیستم و حجم مدار را کاهش دهد. سیستمهای چند ارزشی در بسیاری از کاربردها متداول است. فلیپ فلاپها و ثباتها جزء مهمترین المانها در طراحی حافظهها هستند. فنآوری اتوماتای سلولی کوانتومی یکی از فنآوریهای بهروز است که فاقد بسیاری از معضلات ساخت CMOS در ابعاد نانومتر است. در این مقاله، مدلی چهار ارزشی برای QCA معرفی گردید. اساس ساختار و روابط انرژی حاکم توضیح داده شد. روند شبیهسازی نرمافزار مخصوص QQCA (QCASim) تشریح گردید. سپس فلیپ فلاپ D چهارچهاری و 4 کوبیت ثبات OPIP با استفاده از مدل معرفی شده، طراحی و شبیهسازی گردید. نتایج شبیهسازی و مقایسه کار پیشنهادی با کارهای دیگر نویسندگان با فنآوری CMOS و AQC دودیی در جدول هایی مخصوص ارائه گردید. نتایج شبیهسازی حاکی از آن بود که طرح پیشنهادی در مقایسه با طرحهای دیگران دارای برتری بود.

#### References

#### مراجع

[1] S.M.A. Zanjani, M. Parvizi, "Design and simulation of a bulk driven operational trans-conductance amplifier based on CNTFET technology", Journal of Intelligent Procedures in Electrical Technology, vol. 12, no. 45, pp. 65-76, June 2021 (in Persian) (dor: 20.1001.1.23223871.1400.12.1.5.1).

- [2] A. Baghi-Rahin, V. Baghi-Rahin, "A new 2-input CNTFET-based XOR cell with ultra-low leakage power for low-voltage and low-power full adders", Journal of Intelligent Procedures in Electrical Technology, vol. 10, no. 37, pp. 13-22, 2019 (in Persian).
- [3] F. Peng, Y. Zhang, R. Kuang, G. Xie, "Spars: a full flow quantum-dot cellular automata circuit design tool", IEEE Trans. on Circuits and Systems II: Express Briefs, vol. 68, no. 4, pp. 1233-1237, April 2021 (doi: 10.1109/TCSII.2020.3039532).
- [4] E. Blair, "Electric-field inputs for molecular quantum-dot cellular automata circuits", IEEE Trans. on Nanotechnology, vol. 18, pp. 453-460, April 2019 (doi: 10.1109/TNANO.2019.2910823).
- [5] V. Levashenko, I. Lukyanchuk, E. Zaitseva, M. Kvassay, J. Rabcan, P. Rusnak, "Development of programmable logic array for multiple-valued logic functions", IEEE Trans. on Computer-Aided Design of Integrated Circuits and Systems, vol. 39, no. 12, pp. 4854-4866, Dec. 2020 (doi: 10.1109/TCAD.2020.2966-676).
- [6] A. Norouzi Doshanlou, M. Haghparast, M. Hosseinzadeh, M. Reshadi, "Efficient design of quaternary quantum comparator with only a single ancillary input", IET Circuits, Devices and Systems, vol. 14, no. 1, pp. 80-87, Jan. 2020 (doi: 10.1049/iet-cds.2019.0098).
- [7] F. Sharifi, A. Panahi, H. Sharifi, K. Navi, N. Bagherzadeh, H. Thapliyal, "Design of quaternary 4–2 and 5–2 compressors for nanotechnology", Journal of Computers and Electrical Engineering, vol. 56, pp. 64-74. Nov. 2016 (doi: 10.1016/j.compeleceng.2016.11.006).
- [8] E. Abiri, A. Darabi, S. Salem, "Design of multiple-valued logic gates using gate-diffusion input for image processing applications", Computers and Electrical Engineering, vol. 69, pp. 142–157, July 2018 (doi: 10.1016/j.compeleceng.2018.05.019).
- [9] A. Navidi, R. Sabbaghi-Nadooshan, M. Dousti, "TQCAsim: an accurate design and essential simulation tool for ternary logic quantum-dot cellular automata", Scientia Iranica, in Press, 2021 (doi: 10.24200/SCI.202-1.53471.3256).
- [10] S.M. Mohaghegh, R. Sabbaghi-Nadooshan, M. Mohammadi, "Designing ternary quantum-dot cellular automata logic circuits based upon an alternative model", Computers and Electrical Engineering, vol. 71, pp. 43–59, Oct. 2018 (doi: 10.1016/j.compeleceng.2018.07.001).
- [11] SM. Mohaghegh, R. Sabbaghi-Nadooshan, M. Mohammadi, "Design of a ternary QCA multiplier and multiplexer: a model-based approach", Analog Integrated Circuits and Signal Processing, vol. 101, pp. 23– 29, May 2019 (doi: 10.1007/s10470-019-01465-3).
- [12] SM. Mohaghegh, R. Sabbaghi-Nadooshan, M. Mohammadi, "Innovative model for ternary QCA gates", IET Circuits, Devices & Systems, vol. 12, no. 2, pp. 189–195, Mar. 2018 (doi: 10.1049/iet-cds.2017.0276).
- [13] T.F. Cesar, L.F.M. Vieira, M.A.M. Vieira, O.P. Vilela Neto, "Cellular automata-based byte error correction in QCA", Nano Communication Networks, vol. 23, Article Number: 100278, Feb. 2020 (doi: 10.1016/j.nancom.2019.100278).
- [14] V. Vankamamidi, M. Ottavi, F. Lombardi, "Clocking and cell placement for QCA", Proceeding of the IEEE/NANO, pp. 343-346, OH, USA, July 2006 (doi: 10.1109/NANO.2006.247647).
- [15] M. Morris Mano, M. D. Ciletti, "Digital Design", 6th Edition, Pearson, 2018.
- [16] I. Jahangir, A. Das, M. Hasan, "Design of novel quaternary encoders and decoders", Proceeding of the IEEE/ICIEV, pp. 1021-1026, Dhaka, May 2012 (doi: 10.1109/ICIEV.2012.6317530).
- [17] M. A. Dehkordi, M. Sadeghi, "A new approach to design D-ff in QCA technology", Proceedings of the IEEE/ICCSNT, pp. 2245-2248, Changchun, China, Dec. 2012 (doi: 10.1109/ICCSNT.2012.6526365).
- [18] T. N. Sasamal, A. K. Singh, U. Ghanekar, "Design and implementation of QCA D-flip-flops and RAM cell using majority gates", Journal of Circuits, Systems and Computers, vol. 28, no. 05, May 2019 (doi: 10.11-42/S0218126619500798).
- [19] H. Alamdar, G. Ardeshir, M. Gholami, "Phase-frequency detector in QCA nanotechnology using novel flipflop with reset terminal", International Nano Letters, vol. 10, pp. 111-118, June 2020 (doi: 10.1007/s40089-020-00300-2).
- [20] S. Senthilnathan, S. Kumaravel, "Power-efficient implementation of pseudo-random number generator using quantum dot cellular automata-based D flip flop", Computers and Electrical Engineering, vol. 85, Article Number: 106658, July 2020 (doi: 10.1016/j.compeleceng.2020.106658).
- [21] J.C. Jeon, "Low-complexity QCA universal shift register design using multiplexer and D flip-flop based on electronic correlations", The Journal of Supercomputing, vol. 76, pp. 6438–6452, Aug. 2020 (doi: 10.100-7/s11227-019-02962-y).
- [22] M. G. Roshan, M. Gholami, "Novel D Latches and D flip-flops with set and reset ability in QCA nanotechnology using minimum cells and area", International Journal of Theoretical Physics, vol. 57, pp. 3223–3241, Oct. 2018 (doi: 10.1007/s10773-018-3840-1).

- [23]Z. Song, G. Xie, X. Cheng, L. Wang, Y. Zhang, "An ultra-low cost multilayer RAM in quantum-dot cellular automata", IEEE Trans. on Circuits and Systems II: Express Briefs, vol. 67, no. 12, pp. 3397-3401, Dec. 2020 (doi: 10.1109/TCSII.2020.2988046).
- [24] W. Haixia, Z. Shunan, S. Zhentao, Q. Xiaonan, C. Yueyang, "Design of low-power quaternary flip-flop based on dynamic source-coupled logic", Proceedings of the IEEE/ICECC, pp. 826-828, Ningbo, China, Sep. 2011 (doi: 10.1109/ICECC.2011.6066389).
- [25]S. Shim, S. Park, S. Hong, "Design of Q-IDEN D flip-flop using RS latch", International Journal of Computer Sceince and Network Security, vol. 6, no. 9A, Sept. 2006.
- [26] G.S. Na, Y.H. Choi, "Quaternary D flip-flop with advanced performance", The Institute of Electronics and Information Engineers, vol. 44, no. 2, pp. 14-20, 2007.
- [27] H. Wu, Y. Bai, X. Li, Y. Wang, "Design of high-speed quaternary D flip-flop based on multiple-valued current-mode", Journal of Physics: Conference Series, vol. 1626, June 2020.
- [28] A. Mochizuki, T. Kitamura, H. Shirahama, T. Hanyu, "Design of a microprocessor datapath using fourvalued differential-pair circuits", Proceedings of the IEEE/ISMVL, pp. 14-14, Singapore, May 2006 (doi: 10.1109/ISMVL.2006.18).
- [29] H. Shirahama, T. Hanyu, "Design of high-performance quaternary adders based on output-generator sharing", Proceedings of the IEEE/ISMV, pp. 8-13, Dallas, USA, May 2008 (doi: 10.1109/ISMVL.2-008.11).
- [30] A. Navidi, R. Sabbaghi-Nadooshan, M. Dousti, "A creative concept for designing and simulating quaternary logic gates in quantum-dot cellular automata", Frontiers of Information Technology and Electronic Engineering, in Press, 2021 (doi: 10.1631/FITEE.2000590).
- [31] K. Walus, T. J. Dysart, G. A. Jullien, R. A. Budiman, "QCADesigner: a rapid design and simulation tool for quantum-dot cellular automata", IEEE Trans. on Nanotechnology, vol. 3, no. 1, pp. 26-31, Mar. 2004 (doi: 10.1109/TNANO.2003.820815).
- [32] https://qcasim.com, https://bit.ly/3nFqdTj, 2020.
- [33] P. Pain, A. Sadhu, K. Das, M. R. Kanjilal, "Physical proof and simulation of ternary logic gate in ternary quantum dot cellular automata", Computational Advancement in Communication Circuits and Systems, Lecture Notes in Electrical Engineering, vol. 575, pp. 375-385, 2020 (doi: 10.1007/978-981-13-8687-9\_34).
- [34] B. K. Bhoi, N. K. Misra, I. Dash, A. Patra, "A redundant adder architecture in ternary quantum-dot cellular automata", Smart Intelligent Computing and Applications, vol. 159, pp. 375-384, 2020 (doi: 10.1007/978-981-13-9282-5\_35).
- [35] S. Srivastava, S. Sarkar, S. Bhanja, "Estimation of upper bound of power dissipation in QCA circuits", IEEE Trans. on Nanotechnology, vol. 8, no. 1, pp. 116-127, Jan. 2009 (doi: 10.1109/TNANO.2008.2005408).

زيرنويسها

1. Metal-oxide-semiconductor field-effect transistor

- 2. Complementary metal-oxide-semiconductor
- 3. Quantum-dot cellular automata
- 4. Qubit
- 5. Quaternary
- 6. Binary
- 7. Switch
- 8. Hold
- 9. Release
- 10. Relax
- **N**Register
- **\**Flip-Flop
- Sequential logic circuit
- Auguaternary quantum-dot cellular automata
- 15. Binary quantum-dot cellular automata
- 16. Ternary quantum-dot cellular automata
- 17. Ternary
- 18. Standard quaternary inverter
- 19. Majority gate
- 20. Layout
- 21. Parallel input parallel output